お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2012-12-14 10:45
TVフィルタのFPGA実装についての検討
成沢良太郎三浦 翔辻 裕之木村誠聡神奈川工科大SIS2012-42
抄録 (和) 画像からガウス雑音を除去する処理として反復型の非線形フィルタである TV フィルタが有効であることが知られている.TV フィルタは変分原理に基づく最適化フィルタであり,エッジを保存しつつガウス雑音を効果的に除去することができる.TV フィルタでは解の候補から不自然な信号を取り除くための正規化項と処理点信号から離れすぎないようにする制約項から成るエネルギー汎関数を最小化するため,処理を反復することにより除々に最適な解に近づけてゆく必要がある.本稿では反復処理を伴うTV フィルタのハードウェア設計についての基礎検討を行った.
今回はTV フィルタを FPGA における1回分の反復処理を実装し,回路の動作の確認,および回路規模についての検討を行った.Arria-II GX において論理ブロックが30%,乗算器が47%の規模となり,回路の動作について問題の無いことを確認した.今後はメモリ管理を含めたハードウェアの実装を行い,TVフィルタの反復処理を実装予定である. 
(英) "A Study on FPGA implementation of TV Filter"

The Total Variation (TV) filter, a the nonlinear filter that requires iterative process, achieves an excellent performance in the restoration of images degraded by Gaussian noise. In this report, we propose a hardware implementation of TV filter using FPGA, and examine our hardware design of TV filter.
We implemented this hardware to Arria-II GX FPGA, and as a result, the logical block's usage rate was 30%, and the multiplier block's usage rate was 47%. Furthermore, we verified operation of this hardware, and it turns out that the error with software process was less than 5%. In future work, we will implement hardware including memory management and the iteration process of TV Filter.
キーワード (和) TV Filter / FPGA / ハードウェア実装 / / / / /  
(英) TV Filter / FPGA / Hardware Implementation / / / / /  
文献情報 信学技報, vol. 112, no. 348, SIS2012-42, pp. 69-74, 2012年12月.
資料番号 SIS2012-42 
発行日 2012-12-06 (SIS) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード SIS2012-42

研究会情報
研究会 SIS  
開催期間 2012-12-13 - 2012-12-14 
開催地(和) 日大津田沼キャンパス 
開催地(英) Nihon University Tsudanuma Campus 
テーマ(和) システムオンシリコン,RFID関連技術,一般 
テーマ(英)  
講演論文情報の詳細
申込み研究会 SIS 
会議コード 2012-12-SIS 
本文の言語 日本語 
タイトル(和) TVフィルタのFPGA実装についての検討 
サブタイトル(和)  
タイトル(英) A Study of FPGA implementation of TV Filter 
サブタイトル(英)  
キーワード(1)(和/英) TV Filter / TV Filter  
キーワード(2)(和/英) FPGA / FPGA  
キーワード(3)(和/英) ハードウェア実装 / Hardware Implementation  
キーワード(4)(和/英) /  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 成沢 良太郎 / Ryoutarou Narusawa / ナルサワ リョウタロウ
第1著者 所属(和/英) 神奈川工科大学 (略称: 神奈川工科大)
Kanagawa Institute of Technology (略称: KAIT)
第2著者 氏名(和/英/ヨミ) 三浦 翔 / Sho Miura / ミウラ ショウ
第2著者 所属(和/英) 神奈川工科大学 (略称: 神奈川工科大)
Kanagawa Institute of Technology (略称: KAIT)
第3著者 氏名(和/英/ヨミ) 辻 裕之 / Hiroyuki Tsuji / ツジ ヒロユキ
第3著者 所属(和/英) 神奈川工科大学 (略称: 神奈川工科大)
Kanagawa Institute of Technology (略称: KAIT)
第4著者 氏名(和/英/ヨミ) 木村 誠聡 / Tomoaki Kimura / キムラ トモアキ
第4著者 所属(和/英) 神奈川工科大学 (略称: 神奈川工科大)
Kanagawa Institute of Technology (略称: KAIT)
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2012-12-14 10:45:00 
発表時間 20分 
申込先研究会 SIS 
資料番号 SIS2012-42 
巻番号(vol) vol.112 
号番号(no) no.348 
ページ範囲 pp.69-74 
ページ数
発行日 2012-12-06 (SIS) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会