講演抄録/キーワード |
講演名 |
2012-11-27 09:50
プログラマブル論理デバイスを対象とした配置配線問題の整数計画法に基づく定式化 ○西山大樹・稲木雅人・若林真一・永山 忍(広島市大) VLD2012-75 DC2012-41 |
抄録 |
(和) |
本稿ではプログラマブル論理デバイスを対象としたテクノロジマッピングおよび配置配線問題を
整数計画問題として定式化し,整数計画ソルバを用いて厳密解を導出する手法を検討する.
FPGAなどのプログラマブル論理デバイスへの回路マッピングに必要な,テクノロジマッピング,配置設計
および配線設計には,一般的にそれぞれ発見的手法が用いられ,様々な手法が研究されている.
これらの発見的手法は実用時間内に高品質な解を得ることを目的として用いられるが,求まる解が
高品質である保証はない.また,設計工程が分かれていることも解の品質に影響を与えている.
そこで設計全体での厳密解を基準とした評価ができれば発見的手法の開発の手助けとなる.
実験の結果,小規模な回路を対象に厳密な最適設計が得られることを確認した. |
(英) |
In this paper, we formulate the simultaneous technology mapping, placement and
routing problem for programmable gate arrays (PLDs) as an integer liner programming (ILP) problem,
and obtain the exact optimal solutions using an ILP solver.
Each of technology mapping, placement and routing for PLDs (e.g., FPGA)
usually employs a heuristic method to obtain a good solution within a practical time,
and a lot of heuristic methods have been being studied.
However, there is no guarantee that they find a good solution.
Furthermore, division of circuit design process affects the quality of the final solution.
Thus, it is expected that exact optimal solutions of circuit design help the development of a heuristic method.
Experimental results showed that exact optimal solutions can be obtained
for small circuits. |
キーワード |
(和) |
PLD / FPGA / テクノロジマッピング / 配置配線 / 厳密解 / 整数計画法 / / |
(英) |
PLD / FPGA / technology mapping / placement and routing / exact optimal solution / ILP / / |
文献情報 |
信学技報, vol. 112, no. 320, VLD2012-75, pp. 93-98, 2012年11月. |
資料番号 |
VLD2012-75 |
発行日 |
2012-11-19 (VLD, DC) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
VLD2012-75 DC2012-41 |
|