電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
技報オンライン
‥‥ (ESS/通ソ/エレソ/ISS)
技報アーカイブ
‥‥ (エレソ/通ソ)
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2012-03-09 14:10
帯域保証型大容量バッファ制御
岩本 久・○黒田泰斗矢野祐二ルネサス エレクトロニクス)・山本耕次ルネサスデザイン)・阿多信吾阪市大)・井上一成奈良高専/阪大
技報オンラインサービス実施中
抄録 (和) ルータのトラフィック量の増加に伴い、パケットバッファとして大容量なメモリが求められている。本研究は汎用メモリを用いたメモリ制御で、多量キューをサポートするパケットロスのない帯域保証型大容量バッファを提案する。メモリ制御回路をFPGAに焼き付け、実システム上で本研究の有効性を実証した。評価では64Bから1.5kBまでのランダムなパケットデータの入力に対して、パケットロスのない良好な結果が得られた。今回提案する高機能メモリコントローラは特殊なメモリを必要としないため、低価格でシステム構築が可能である。 
(英) Network traffic keeps increasing like as the demand of video streaming. Routers and switches in wire-line networks require guaranteed line rate as high as 20Gbp/s as well as advanced quality of service (QoS). This paper proposes an intelligent memory management unit (MMU), wherever 16k multi queues are integrated. The performance examined by the system board is zero-packet loss under the seamless traffic with 60-1.5kByte packet-length.(deterministic manner) The intelligent MMU involves head buffer architecture, which is suitable to support a large numbers of FIFO queues. The experimental board based on this architecture is embedded into a Router system to evaluate the performance. Using 16k queues at 20Gbps, zero-packet loss is examined with 64-Byte to 1,500-Byte packet-length.
Keyword IP Router, Packet Buffer, Memory-Controller, Guaranteed-bandwidth.
キーワード (和) IPルータ / パケットバッファ / メモリコントローラ / 帯域保証 / / / /  
(英) IP Router / Packet Buffer / Memory-Controller / Guaranteed-bandwidth / / / /  
文献情報 信学技報, vol. 111, no. 468, NS2011-258, pp. 445-450, 2012年3月.
資料番号 NS2011-258 
発行日 2012-03-01 (NS) 
ISSN Print edition: ISSN 0913-5685  Online edition: ISSN 2432-6380

研究会情報
研究会 NS IN  
開催期間 2012-03-08 - 2012-03-09 
開催地(和) 宮崎シーガイア 
開催地(英) Miyazaki Seagia 
テーマ(和) 一般 
テーマ(英) General 
講演論文情報の詳細
申込み研究会 NS 
会議コード 2012-03-NS-IN 
本文の言語 日本語 
タイトル(和) 帯域保証型大容量バッファ制御 
サブタイトル(和)  
タイトル(英) A Memory Controller with Guaranteed-Bandwidth Solution 
サブタイトル(英)  
キーワード(1)(和/英) IPルータ / IP Router  
キーワード(2)(和/英) パケットバッファ / Packet Buffer  
キーワード(3)(和/英) メモリコントローラ / Memory-Controller  
キーワード(4)(和/英) 帯域保証 / Guaranteed-bandwidth  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 岩本 久 / Hisashi Iwamoto / イワモト ヒサシ
第1著者 所属(和/英) ルネサス エレクトロニクス (略称: ルネサス エレクトロニクス)
Renesas Electronics (略称: Renesas)
第2著者 氏名(和/英/ヨミ) 黒田 泰斗 / Yasuto Kuroda / クロダ ヤスト
第2著者 所属(和/英) ルネサス エレクトロニクス (略称: ルネサス エレクトロニクス)
Renesas Electronics (略称: Renesas)
第3著者 氏名(和/英/ヨミ) 矢野 祐二 / Yuji Yano / ヤノ ユウジ
第3著者 所属(和/英) ルネサス エレクトロニクス (略称: ルネサス エレクトロニクス)
Renesas Electronics (略称: Renesas)
第4著者 氏名(和/英/ヨミ) 山本 耕次 / Koji Yamamoto / ヤマモト コウジ
第4著者 所属(和/英) ルネサスデザイン (略称: ルネサスデザイン)
Renesas Design (略称: RDC)
第5著者 氏名(和/英/ヨミ) 阿多 信吾 / Shingo Ata / アタ シンゴ
第5著者 所属(和/英) 大阪市立大学 (略称: 阪市大)
Osaka City University (略称: Osaka City Univ.)
第6著者 氏名(和/英/ヨミ) 井上 一成 / kazunari Inoue / イノウエ カズナリ
第6著者 所属(和/英) 奈良工業高等専門学校/大阪大学 (略称: 奈良高専/阪大)
Nara national Collegeof Technology/Osaka University (略称: Nara National College of Tec./Osaka Univ.)
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者
発表日時 2012-03-09 14:10:00 
発表時間 20 
申込先研究会 NS 
資料番号 IEICE-NS2011-258 
巻番号(vol) IEICE-111 
号番号(no) no.468 
ページ範囲 pp.445-450 
ページ数 IEICE-6 
発行日 IEICE-NS-2012-03-01 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会