お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2012-03-07 15:15
遺伝的プログラミングを用いたグラウンドバウンス低減にむけたパワースイッチ駆動回路生成の検討
宮内 誠工藤 優太田雄也宇佐美公良芝浦工大VLD2011-142
抄録 (和) リーク電力を低減するパワーゲーティング技術には、グラウンドバウンスノイズが発生する問題がある。本研究では、各パワースイッチに制御信号を伝達するパワースイッチドライバの構築とバッファサイジングを行う手法を提案する。提案手法を、パワーゲーティングを施した演算器に適用して評価した。従来手法であるDaisyChainと比較し、提案方式ではグラウンドバウンスを最大で35%、ウェイクアップ時間を55%まで削減できた。 
(英) Ground Bounce noise is a serious problem Power Gating technology. In this research, as compared with the Daisy Chain which is the conventional technique, the Ground Bounce has been reduced to 35% and Wake-up time has been reduced 55% by construction of an unbalanced Power-Switch-Driver-tree and buffer sizing that transmits a control signal to each Power Switch.
キーワード (和) グラウンドバウンス / パワースイッチドライバ / 遺伝的プログラミング / / / / /  
(英) Ground Bounce / Power Switch Driver / Genetic Programming / / / / /  
文献情報 信学技報, vol. 111, no. 450, VLD2011-142, pp. 133-138, 2012年3月.
資料番号 VLD2011-142 
発行日 2012-02-28 (VLD) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード VLD2011-142

研究会情報
研究会 VLD  
開催期間 2012-03-06 - 2012-03-07 
開催地(和) ビーコンプラザ 
開催地(英) B-con Plaza 
テーマ(和) システムオンシリコンを支える設計技術 
テーマ(英) Design Methodologies for System-on-a-chip 
講演論文情報の詳細
申込み研究会 VLD 
会議コード 2012-03-VLD 
本文の言語 日本語 
タイトル(和) 遺伝的プログラミングを用いたグラウンドバウンス低減にむけたパワースイッチ駆動回路生成の検討 
サブタイトル(和)  
タイトル(英) Power-Switch Drive-circuit generation for Ground-Bounce reduction using the Genetic-Programming 
サブタイトル(英)  
キーワード(1)(和/英) グラウンドバウンス / Ground Bounce  
キーワード(2)(和/英) パワースイッチドライバ / Power Switch Driver  
キーワード(3)(和/英) 遺伝的プログラミング / Genetic Programming  
キーワード(4)(和/英) /  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 宮内 誠 / Makoto Miyauchi / ミヤウチ マコト
第1著者 所属(和/英) 芝浦工業大学 (略称: 芝浦工大)
Shibaura Institute of Technology (略称: Shibaura Institute of Tech.)
第2著者 氏名(和/英/ヨミ) 工藤 優 / Masaru Kudo / クドウ マサル
第2著者 所属(和/英) 芝浦工業大学 (略称: 芝浦工大)
Shibaura Institute of Technology (略称: Shibaura Institute of Tech.)
第3著者 氏名(和/英/ヨミ) 太田 雄也 / Yuya Ohta / オオタ ユウヤ
第3著者 所属(和/英) 芝浦工業大学 (略称: 芝浦工大)
Shibaura Institute of Technology (略称: Shibaura Institute of Tech.)
第4著者 氏名(和/英/ヨミ) 宇佐美 公良 / Kimiyoshi Usami / ウサミ キミヨシ
第4著者 所属(和/英) 芝浦工業大学 (略称: 芝浦工大)
Shibaura Institute of Technology (略称: Shibaura Institute of Tech.)
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2012-03-07 15:15:00 
発表時間 25分 
申込先研究会 VLD 
資料番号 VLD2011-142 
巻番号(vol) vol.111 
号番号(no) no.450 
ページ範囲 pp.133-138 
ページ数
発行日 2012-02-28 (VLD) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会