講演抄録/キーワード |
講演名 |
2012-03-03 13:00
FPGAを用いたUltra-Android用性能評価システムの開発 ○戸田賢二・森川 治(産総研)・森本智之・萩本有哉・内田裕之・引地信之・日比康守・松本祐教(トプスシステムズ) CPSY2011-91 DC2011-95 |
抄録 |
(和) |
ヘテロジニアス・マルチコア技術によりAndroid 機器を高速・省電力化するUltra-Androidプラットフォーム開発プロジェクトの一環として、その性能評価システムを開発した。本システムは、独自開発のFPGAボードを用い、Ultra-Androidを実装するFPGAボードとAMBAバスで接続を行い,Ultra-Android側のイベント処理時間を測定したり,Ultra-Androidに予め設定したタイミングで入力を行いそのレスポンス時間を測定するなどの機能を有するものである.プロセッサボード側は殆ど測定の影響を受けずに正確なタイミングデータを計測することができ,Ultra-Androidの実時間性能を含めた性能改善に役立つことが期待される. |
(英) |
A performance evaluation system for Ultra-Android platform ,which achieves high performance and less energy consuming android apparatus by using heterogeneous multi-core technology, has developed. The evaluation system is implemented on our originally developed FPGA board and connected with another FPGA board where Ultra-Android runs via AMBA bus. The system is capable of measuring event processing times and response times to pre-defined key-input-sequences. Since software on the microprocessor board is not affected by the measuring and provides precise timing data, performance improvement, in particular real-time performance, is enhanced. |
キーワード |
(和) |
Ultra-Android / FPGA / 性能評価 / ヘテロジニアス・マルチコア / AMB A バス / 実時間 / / |
(英) |
Ultra-Android / FPGA / Performance Evaluation / Heterogeneous Multi-Core / AMB A bus / Real-Time / / |
文献情報 |
信学技報, vol. 111, no. 461, CPSY2011-91, pp. 193-198, 2012年3月. |
資料番号 |
CPSY2011-91 |
発行日 |
2012-02-24 (CPSY, DC) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
CPSY2011-91 DC2011-95 |