講演抄録/キーワード |
講演名 |
2012-01-19 11:15
[招待講演]グループ署名回路のクラウドサーバ/クライアント向け実装方法 ○森岡澄夫・古川 潤・中村祐一・佐古和恵(NEC) CAS2011-90 |
抄録 |
(和) |
年々複雑さを増すセキュリティ処理は,処理性能のみならず攻撃耐性確保の観点からも回路化の要求が高い.その中でもグループ署名は,署名した個人を特定することなく認証可能な次世代の認証方式として期待されているが,大きな計算量と複雑な計算手順を要する.また,多種の異装置間で同一アルゴリズムを実行する必要があり,装置毎に回路アーキテクチャを変更する必要がある.本講演ではグループ署名処理に対して,並列処理に重点を置くクラウド・サーバ向け回路と,低電力化に重点を置くクライアント向け回路をそれぞれ最適化した事例を紹介する.いずれの場合も,動作合成を活用して早期性能見積もりを行い,多数のアーキテクチャ候補から最適点を選定する. |
(英) |
Group signature is one of the main theme in recent digital signature studies. The scheme allows users to sign anonymously, yet demonstrate to a verifier that he or she belongs to a certain privileged group. However, because of the high computational complexity, hardware accelerators has been desired for the use both in low power and slow clock embedded/mobile devices and in cloud servers which have to process multiple number of
signature requests simultaneously. While H/W accelerator architecture for servers and that for client devices are different, we can use the same H/W design methodology where the architectures are explored automatically by a custom-made HLS (High Level Synthesis) tool. |
キーワード |
(和) |
グループ署名 / 回路アーキテクチャ / 並列処理 / アクセラレータ / ESL / 動作合成 / / |
(英) |
group signature / hardware architecture / parallel processing / accelerator / ESL / behavioral synthesis / / |
文献情報 |
信学技報, vol. 111, no. 377, CAS2011-90, pp. 31-36, 2012年1月. |
資料番号 |
CAS2011-90 |
発行日 |
2012-01-12 (CAS) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
CAS2011-90 |
研究会情報 |
研究会 |
CAS |
開催期間 |
2012-01-19 - 2012-01-20 |
開催地(和) |
九州大学 |
開催地(英) |
Kyushu Univ. |
テーマ(和) |
一般 |
テーマ(英) |
Circuit and System, etc. |
講演論文情報の詳細 |
申込み研究会 |
CAS |
会議コード |
2012-01-CAS |
本文の言語 |
日本語 |
タイトル(和) |
グループ署名回路のクラウドサーバ/クライアント向け実装方法 |
サブタイトル(和) |
|
タイトル(英) |
Design Methodology of Group Signature Circuits for Cloud Servers and Clients |
サブタイトル(英) |
|
キーワード(1)(和/英) |
グループ署名 / group signature |
キーワード(2)(和/英) |
回路アーキテクチャ / hardware architecture |
キーワード(3)(和/英) |
並列処理 / parallel processing |
キーワード(4)(和/英) |
アクセラレータ / accelerator |
キーワード(5)(和/英) |
ESL / ESL |
キーワード(6)(和/英) |
動作合成 / behavioral synthesis |
キーワード(7)(和/英) |
/ |
キーワード(8)(和/英) |
/ |
第1著者 氏名(和/英/ヨミ) |
森岡 澄夫 / Sumio Morioka / モリオカ スミオ |
第1著者 所属(和/英) |
日本電気 (略称: NEC)
NEC Corporation (略称: NEC) |
第2著者 氏名(和/英/ヨミ) |
古川 潤 / Jun Furukawa / フルカワ ジュン |
第2著者 所属(和/英) |
日本電気 (略称: NEC)
NEC Corporation (略称: NEC) |
第3著者 氏名(和/英/ヨミ) |
中村 祐一 / Yuichi Nakamura / ナカムラ ユウイチ |
第3著者 所属(和/英) |
日本電気 (略称: NEC)
NEC Corporation (略称: NEC) |
第4著者 氏名(和/英/ヨミ) |
佐古 和恵 / Kazue Sako / サコ カズエ |
第4著者 所属(和/英) |
日本電気 (略称: NEC)
NEC Corporation (略称: NEC) |
第5著者 氏名(和/英/ヨミ) |
/ / |
第5著者 所属(和/英) |
(略称: )
(略称: ) |
第6著者 氏名(和/英/ヨミ) |
/ / |
第6著者 所属(和/英) |
(略称: )
(略称: ) |
第7著者 氏名(和/英/ヨミ) |
/ / |
第7著者 所属(和/英) |
(略称: )
(略称: ) |
第8著者 氏名(和/英/ヨミ) |
/ / |
第8著者 所属(和/英) |
(略称: )
(略称: ) |
第9著者 氏名(和/英/ヨミ) |
/ / |
第9著者 所属(和/英) |
(略称: )
(略称: ) |
第10著者 氏名(和/英/ヨミ) |
/ / |
第10著者 所属(和/英) |
(略称: )
(略称: ) |
第11著者 氏名(和/英/ヨミ) |
/ / |
第11著者 所属(和/英) |
(略称: )
(略称: ) |
第12著者 氏名(和/英/ヨミ) |
/ / |
第12著者 所属(和/英) |
(略称: )
(略称: ) |
第13著者 氏名(和/英/ヨミ) |
/ / |
第13著者 所属(和/英) |
(略称: )
(略称: ) |
第14著者 氏名(和/英/ヨミ) |
/ / |
第14著者 所属(和/英) |
(略称: )
(略称: ) |
第15著者 氏名(和/英/ヨミ) |
/ / |
第15著者 所属(和/英) |
(略称: )
(略称: ) |
第16著者 氏名(和/英/ヨミ) |
/ / |
第16著者 所属(和/英) |
(略称: )
(略称: ) |
第17著者 氏名(和/英/ヨミ) |
/ / |
第17著者 所属(和/英) |
(略称: )
(略称: ) |
第18著者 氏名(和/英/ヨミ) |
/ / |
第18著者 所属(和/英) |
(略称: )
(略称: ) |
第19著者 氏名(和/英/ヨミ) |
/ / |
第19著者 所属(和/英) |
(略称: )
(略称: ) |
第20著者 氏名(和/英/ヨミ) |
/ / |
第20著者 所属(和/英) |
(略称: )
(略称: ) |
講演者 |
第1著者 |
発表日時 |
2012-01-19 11:15:00 |
発表時間 |
60分 |
申込先研究会 |
CAS |
資料番号 |
CAS2011-90 |
巻番号(vol) |
vol.111 |
号番号(no) |
no.377 |
ページ範囲 |
pp.31-36 |
ページ数 |
6 |
発行日 |
2012-01-12 (CAS) |