お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2011-12-15 16:00
線形補間型DDSの残留誤差補正用メモリサイズ削減手法
田島賢一川上憲司三菱電機MW2011-130 エレソ技報アーカイブへのリンク:MW2011-130
抄録 (和) 本報告では,線形補間型直接ディジタルシンセサイザ(DDS)の残留誤差補正方式と,残留誤差補正用メモリのサイズ削減手法について述べる.線形補間型DDSの位相・振幅変換回路では,0から90度までの位相データを複数のセグメントに分けて正弦波の線形補間を行い,線形補間後の残留誤差をメモリにより補正する.この残留誤差補正用メモリのサイズを削減するために,メモリのアドレスに相当する位相データをセグメントに応じて最適値に変更することでセグメント間のメモリ共通化手法を提案する.まず提案方式の原理説明と回路構成について述べる.次に提案方式の検証として,セグメント数2^Sが8の場合についてパラメータ検討を行い,位相・振幅変換回路出力での最大スプリアスレベルを求める.そしてメモリ削減を行わない従来方式との比較を行い,提案方式の有効性を確認する.提案方式により,メモリのサイズを従来方式と比較して1/2^Sに削減できる. 
(英) This paper presents a novel memory size reduction technique for residual error-correction of a direct digital synthesizer (DDS) using piecewise-linear approximation. In the phase-to-amplitude conversion circuit of the DDS, the phase data between 0 and 90 degrees is divided into two or more segments; and piecewise-linear approximation of a sine wave is performed. A residual error correction memory is used to reduce the residue error after piecewise-linear approximation. In order to reduce the size of this memory, we propose the standardized memory technique between segments. In this proposed technique, phase data which is equivalent to memory address is changed to optimum value according to each segment. Principle explanation and circuit configuration of the proposed technique are described. To verify the proposed method, we examine internal parameters and calculate the maximum spurious level at output of the phase-to-amplitude conversion circuit in the case of 8 segments. Comparison with the conventional technique which does not perform memory reduction shows the validity of a proposed technique. The proposed technique reduces the total size of memories to approximately 1/2^S.
キーワード (和) 直接ディジタルシンセサイザ / 位相・振幅変換 / 残留誤差 / スプリアス / メモリ圧縮 / / /  
(英) Direct digital synthesizer / Phase to amplitude conversion / Residue error / Spurious / Memory compression / / /  
文献情報 信学技報, vol. 111, no. 351, MW2011-130, pp. 27-31, 2011年12月.
資料番号 MW2011-130 
発行日 2011-12-08 (MW) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード MW2011-130 エレソ技報アーカイブへのリンク:MW2011-130

研究会情報
研究会 MW  
開催期間 2011-12-15 - 2011-12-16 
開催地(和) 山口大学 
開催地(英) Yamaguchi University 
テーマ(和) マイクロ波一般 
テーマ(英) Microwave Technologies 
講演論文情報の詳細
申込み研究会 MW 
会議コード 2011-12-MW 
本文の言語 日本語 
タイトル(和) 線形補間型DDSの残留誤差補正用メモリサイズ削減手法 
サブタイトル(和)  
タイトル(英) Memory Size Reduction Technique for Residual Error correction of a Direct Digital Synthesizer Using Piecewise-Linear Approximation 
サブタイトル(英)  
キーワード(1)(和/英) 直接ディジタルシンセサイザ / Direct digital synthesizer  
キーワード(2)(和/英) 位相・振幅変換 / Phase to amplitude conversion  
キーワード(3)(和/英) 残留誤差 / Residue error  
キーワード(4)(和/英) スプリアス / Spurious  
キーワード(5)(和/英) メモリ圧縮 / Memory compression  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 田島 賢一 / Kenichi Tajima / タジマ ケンイチ
第1著者 所属(和/英) 三菱電機株式会社 (略称: 三菱電機)
Mitsubishi Electric corporation (略称: Mitsubishi Electric corp.)
第2著者 氏名(和/英/ヨミ) 川上 憲司 / Kenji Kawakami / カワカミ ケンジ
第2著者 所属(和/英) 三菱電機株式会社 (略称: 三菱電機)
Mitsubishi Electric corporation (略称: Mitsubishi Electric corp.)
第3著者 氏名(和/英/ヨミ) / /
第3著者 所属(和/英) (略称: )
(略称: )
第4著者 氏名(和/英/ヨミ) / /
第4著者 所属(和/英) (略称: )
(略称: )
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2011-12-15 16:00:00 
発表時間 30分 
申込先研究会 MW 
資料番号 MW2011-130 
巻番号(vol) vol.111 
号番号(no) no.351 
ページ範囲 pp.27-31 
ページ数
発行日 2011-12-08 (MW) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会