講演抄録/キーワード |
講演名 |
2011-11-30 10:55
制御回路共有化に基づく非同期細粒度パワーゲーティング手法とその応用 ○河野宇朗(東北大)・鬼沢直哉(マギル大)・松本 敦・羽生貴弘(東北大) VLD2011-89 DC2011-65 |
抄録 |
(和) |
本稿では,近年増加しているリーク電流による消費電力(リーク電力)を削減する手法として用いられるパワーゲーティングにおいて,細粒度のパワーゲーティング制御を行うことでより細かく待機時の回路のリーク電力を削減する手法を提案する.細粒度パワーゲーティングにおいては,制御が複雑になるため,制御回路の電力オーバーヘッドが問題となる.提案手法では,ローカルな制御信号を用いた非同期パイプライン回路における非同期制御回路とパワーゲーティング制御回路を共有化することにより,追加の回路を抑えたパワーゲーティングを実現する.また,パイプライン構造を有するオンチップルータに提案の細粒度パワーゲーティング手法を応用し,リーク電力の削減効果を示す. |
(英) |
In this paper, a new fine-grained power-gating technique is proposed. Fine-grained power-gating technique has the potential to much leakage power dissipation of idle circuit blocks. A fine-grained power-gating controller tends to be large because of complexity of power-gating control. Since asynchronous signals generated by asynchronous controllers are local control signals, these signals indicate conditions of circuit blocks. Therefore, a fine-grained power-gating technique with a small power-gating controller is realized by sharing the asynchronous controller in asynchronous pipelined system. The proposed power-gating technique is applied to a Network-on-Chip (NoC) router. As a result, leakage power reduction of the NoC router is realized. |
キーワード |
(和) |
パワーゲーティング / 非同期式回路 / ネットワークオンチップ / / / / / |
(英) |
Power Gating / Asynchronous Circuit / Network-on-Chip / / / / / |
文献情報 |
信学技報, vol. 111, no. 325, DC2011-65, pp. 215-220, 2011年11月. |
資料番号 |
DC2011-65 |
発行日 |
2011-11-21 (VLD, DC) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
VLD2011-89 DC2011-65 |
研究会情報 |
研究会 |
VLD DC IPSJ-SLDM CPSY RECONF ICD CPM |
開催期間 |
2011-11-28 - 2011-11-30 |
開催地(和) |
ニューウェルシティ宮崎 |
開催地(英) |
NewWelCity Miyazaki |
テーマ(和) |
デザインガイア2011 -VLSI設計の新しい大地― |
テーマ(英) |
Design Gaia 2010 -New Field of VLSI Design- |
講演論文情報の詳細 |
申込み研究会 |
DC |
会議コード |
2011-11-VLD-DC-SLDM-CPSY-RECONF-ICD-CPM |
本文の言語 |
日本語 |
タイトル(和) |
制御回路共有化に基づく非同期細粒度パワーゲーティング手法とその応用 |
サブタイトル(和) |
|
タイトル(英) |
Controller-Sharing Based Asynchronous Power-Gating Scheme and Its Application |
サブタイトル(英) |
|
キーワード(1)(和/英) |
パワーゲーティング / Power Gating |
キーワード(2)(和/英) |
非同期式回路 / Asynchronous Circuit |
キーワード(3)(和/英) |
ネットワークオンチップ / Network-on-Chip |
キーワード(4)(和/英) |
/ |
キーワード(5)(和/英) |
/ |
キーワード(6)(和/英) |
/ |
キーワード(7)(和/英) |
/ |
キーワード(8)(和/英) |
/ |
第1著者 氏名(和/英/ヨミ) |
河野 宇朗 / Takao Kawano / カワノ タカオ |
第1著者 所属(和/英) |
東北大学 (略称: 東北大)
Tohoku University (略称: Tohoku Univ.) |
第2著者 氏名(和/英/ヨミ) |
鬼沢 直哉 / Naoya Onizawa / オニザワ ナオヤ |
第2著者 所属(和/英) |
マギル大学 (略称: マギル大)
McGill University (略称: McGill Univ.) |
第3著者 氏名(和/英/ヨミ) |
松本 敦 / Atsushi Matsumoto / マツモト アツシ |
第3著者 所属(和/英) |
東北大学 (略称: 東北大)
Tohoku University (略称: Tohoku Univ.) |
第4著者 氏名(和/英/ヨミ) |
羽生 貴弘 / Takahiro Hanyu / ハニュウ タカヒロ |
第4著者 所属(和/英) |
東北大学 (略称: 東北大)
Tohoku University (略称: Tohoku Univ.) |
第5著者 氏名(和/英/ヨミ) |
/ / |
第5著者 所属(和/英) |
(略称: )
(略称: ) |
第6著者 氏名(和/英/ヨミ) |
/ / |
第6著者 所属(和/英) |
(略称: )
(略称: ) |
第7著者 氏名(和/英/ヨミ) |
/ / |
第7著者 所属(和/英) |
(略称: )
(略称: ) |
第8著者 氏名(和/英/ヨミ) |
/ / |
第8著者 所属(和/英) |
(略称: )
(略称: ) |
第9著者 氏名(和/英/ヨミ) |
/ / |
第9著者 所属(和/英) |
(略称: )
(略称: ) |
第10著者 氏名(和/英/ヨミ) |
/ / |
第10著者 所属(和/英) |
(略称: )
(略称: ) |
第11著者 氏名(和/英/ヨミ) |
/ / |
第11著者 所属(和/英) |
(略称: )
(略称: ) |
第12著者 氏名(和/英/ヨミ) |
/ / |
第12著者 所属(和/英) |
(略称: )
(略称: ) |
第13著者 氏名(和/英/ヨミ) |
/ / |
第13著者 所属(和/英) |
(略称: )
(略称: ) |
第14著者 氏名(和/英/ヨミ) |
/ / |
第14著者 所属(和/英) |
(略称: )
(略称: ) |
第15著者 氏名(和/英/ヨミ) |
/ / |
第15著者 所属(和/英) |
(略称: )
(略称: ) |
第16著者 氏名(和/英/ヨミ) |
/ / |
第16著者 所属(和/英) |
(略称: )
(略称: ) |
第17著者 氏名(和/英/ヨミ) |
/ / |
第17著者 所属(和/英) |
(略称: )
(略称: ) |
第18著者 氏名(和/英/ヨミ) |
/ / |
第18著者 所属(和/英) |
(略称: )
(略称: ) |
第19著者 氏名(和/英/ヨミ) |
/ / |
第19著者 所属(和/英) |
(略称: )
(略称: ) |
第20著者 氏名(和/英/ヨミ) |
/ / |
第20著者 所属(和/英) |
(略称: )
(略称: ) |
講演者 |
第1著者 |
発表日時 |
2011-11-30 10:55:00 |
発表時間 |
25分 |
申込先研究会 |
DC |
資料番号 |
VLD2011-89, DC2011-65 |
巻番号(vol) |
vol.111 |
号番号(no) |
no.324(VLD), no.325(DC) |
ページ範囲 |
pp.215-220 |
ページ数 |
6 |
発行日 |
2011-11-21 (VLD, DC) |