講演抄録/キーワード |
講演名 |
2011-11-29 10:15
テストデータ量削減のための反転信号シフト型BAST構成とテストパターン生成法 ○岡田靖彦・四柳浩之・橋爪正樹(徳島大) VLD2011-74 DC2011-50 |
抄録 |
(和) |
スキャンベースBIST の技術を応用した手法として,BIST 内部で発生する擬似乱数パターンをインバータブロックで反転し,ATPG パターンを回路に印加することで高い故障検出率を得ることができるBAST(BIST-Aided Scan Test) が提案されている.本稿では,テストデータ量削減のための反転信号シフト可能な反転信号型BAST構成とテストパターン生成法を提案する.提案手法は,両立FF 集合に同値を割り当てる制約の下でテストパターンを生成することで,ATPG パターンの相関関係とLFSR の相関関係と一致しやすくなり,テストデータ量の削減が可能である.ISCAS89,ITC99 ベンチマーク回路を対象回路として,提案手法のテストデータ量削減効果を評価する. |
(英) |
BIST-aided scan test (BAST) has been proposed as one of the techniques that enhance scan-based BIST.The BAST architecture can achieve high fault coverage by applying ATPG patterns to a circuit through the inverter block that flips some bits in random pattern generated by LFSR. In this paper, we propose a BAST architecture that utilizes compatible flip-flops in configuring scan chains and includes an inverter block that can shift inverter code to reduce test data. We also propose an ATPG method for our BAST that assigns the inconflicting values to the compatible flip-flops to reduce test data by increasing the correlation between ATPG and PRPG patterns. We also show the effectiveness of our method by the experimental results for ISCAS 89 and ITC99 benchmark circuits. |
キーワード |
(和) |
BAST / テストデータ量削減 / テストパターン生成 / スキャンチェーン構成 / 両立FF集合 / / / |
(英) |
BAST / test data reduction / test pattern generation / scan chain configuration / compatible flip-flops / / / |
文献情報 |
信学技報, vol. 111, no. 325, DC2011-50, pp. 133-138, 2011年11月. |
資料番号 |
DC2011-50 |
発行日 |
2011-11-21 (VLD, DC) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
VLD2011-74 DC2011-50 |