お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2011-11-28 15:10
ブロック反復法による電源回路網解析の高速化
森下拓海筒井 弘越智裕之佐藤高史京大VLD2011-63 DC2011-39
抄録 (和) 半導体プロセスの微細化が進み,電源回路網の解析が重要になっている.また,電源回路網それ自体の規模も大きく,今後のさらなる巨大化に対応するためにも,回路解析の高速化,省メモリ化が大きな課題となっている.ブロック反復法は直接法と反復法を組み合わせた解析方法であり,大規模電源回路網解析への応用が期待されている.本稿ではブロック反復法の高速化を目的として,SOR 法およびブロック分割の観点から収束の加速方法を検討する. 
(英) Because of its extremely large size, power grid analysis has been a computationally challenging problem both in terms of runtime and memory usage. LU factorization has been widely used to analyze voltage drop simulations due to its stability, but contiguous technology scaling demands even more efficient calculation methods. In this paper, application of block-iterative method, which combines LU factorization and iterative method, is proposed for efficient analysis of power grid analysis. Automatic adjustment of relaxation factor in successive over-relaxation method and block decomposition algorithm are proposed. Evaluation results are also presented.
キーワード (和) 電源回路網解析 / ブロック反復法 / / / / / /  
(英) Power grid analysis / Block-iterative method / / / / / /  
文献情報 信学技報, vol. 111, no. 324, VLD2011-63, pp. 67-71, 2011年11月.
資料番号 VLD2011-63 
発行日 2011-11-21 (VLD, DC) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード VLD2011-63 DC2011-39

研究会情報
研究会 VLD DC IPSJ-SLDM CPSY RECONF ICD CPM  
開催期間 2011-11-28 - 2011-11-30 
開催地(和) ニューウェルシティ宮崎 
開催地(英) NewWelCity Miyazaki 
テーマ(和) デザインガイア2011 -VLSI設計の新しい大地― 
テーマ(英) Design Gaia 2010 -New Field of VLSI Design- 
講演論文情報の詳細
申込み研究会 VLD 
会議コード 2011-11-VLD-DC-SLDM-CPSY-RECONF-ICD-CPM 
本文の言語 日本語 
タイトル(和) ブロック反復法による電源回路網解析の高速化 
サブタイトル(和)  
タイトル(英) An Acceleration Method for Power Grid Analysis using Block-Iterative Algorithm 
サブタイトル(英)  
キーワード(1)(和/英) 電源回路網解析 / Power grid analysis  
キーワード(2)(和/英) ブロック反復法 / Block-iterative method  
キーワード(3)(和/英) /  
キーワード(4)(和/英) /  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 森下 拓海 / Takumi Morishita / モリシタ タクミ
第1著者 所属(和/英) 京都大学 (略称: 京大)
Kyoto University (略称: Kyoto Univ.)
第2著者 氏名(和/英/ヨミ) 筒井 弘 / Hiroshi Tsutsui / ツツイ ヒロシ
第2著者 所属(和/英) 京都大学 (略称: 京大)
Kyoto University (略称: Kyoto Univ.)
第3著者 氏名(和/英/ヨミ) 越智 裕之 / Hiroyuki Ochi / オチ ヒロユキ
第3著者 所属(和/英) 京都大学 (略称: 京大)
Kyoto University (略称: Kyoto Univ.)
第4著者 氏名(和/英/ヨミ) 佐藤 高史 / Takashi Sato / サトウ タカシ
第4著者 所属(和/英) 京都大学 (略称: 京大)
Kyoto University (略称: Kyoto Univ.)
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2011-11-28 15:10:00 
発表時間 25分 
申込先研究会 VLD 
資料番号 VLD2011-63, DC2011-39 
巻番号(vol) vol.111 
号番号(no) no.324(VLD), no.325(DC) 
ページ範囲 pp.67-71 
ページ数
発行日 2011-11-21 (VLD, DC) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会