講演抄録/キーワード |
講演名 |
2011-07-29 09:25
チップ間ワイヤレス接続を利用した三次元積層アーキテクチャの研究 ○佐々木瑛一・佐々木大輔・松谷宏紀・天野英晴・竹 康宏・黒田忠広(慶大)・坂本龍一・並木美太郎(東京農工大) CPSY2011-10 |
抄録 |
(和) |
誘導結合を利用した低電力ビルディングブロック型へテロジーニアス
マルチコアシステムCube-1を提案する。Cube-1は、
細粒度パワーゲーティングを適用したMIPS 3000ベースの低電力CPUと、低電力指向
リコンフィギャラブルアクセラレータを,誘導接合を利用した
垂直バブルフロー制御によるリング状NoCにより結合した構成を持つ。
通常のI/Oよりはるかに小さな電力で、チップ間接続が可能であり、
積層するアクセラレータの個数を増やすことで、
必要に応じた性能を実現することができる。
CPUコア上ではLinux OSが稼働し、
各チップに搭載されたリークモニタの計測結果に基づき、エネルギー効率の良い
処理を行う。
本論文では,Cube-1アーキテクチャを実装し,動作確認と簡単な転送評価を行った.
ルータの設定を変更することで,積層枚数に関係なく転送が可能
であることを確認し,転送においては,
誘導結合によるパケットネットワークで,
35bitのフリットデータを200MHzでの転送が可能である. |
(英) |
Cube-1: a low power heterogeneus 3-D stacked architecture using an inductive-coupling
is proposed.
A low power MIPS R3000 host CPU with fine-grained power gating is connected
with a number of low power reconfigurable accelerators.
A ring-based NoC with vertical bubble flow control using inductive-coupling is
used for interconnection. By changing the number of accelerators, the performance
is scaled as required.
Linux OS is runnning on the host CPU, and it manages energy efficiently according to
the measurement of a leak monitor in each chip.
In the implemenation shown here, 35bit flit data can be transferred at 200MHz clock
between chips with the NoC. |
キーワード |
(和) |
3次元積層 / ネットワークオンチップ / マルチコアシステム / / / / / |
(英) |
3-D Stacks / Network on Chip / Multi-core system / / / / / |
文献情報 |
信学技報, vol. 111, no. 163, CPSY2011-10, pp. 7-12, 2011年7月. |
資料番号 |
CPSY2011-10 |
発行日 |
2011-07-22 (CPSY) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
CPSY2011-10 |