講演抄録/キーワード |
講演名 |
2011-05-12 13:30
ソフトコアプロセッサシステムの高信頼化に向けたコンテキスト同期手法 ○藤野 誠・甲斐統貴(熊本大)・一ノ宮佳裕(熊本大/学振)・尼崎太樹・久我守弘・末吉敏則(熊本大) RECONF2011-5 |
抄録 |
(和) |
SRAM型FPGAは,再構成可能という特徴を持つ反面,ソフトエラーにより回路構成が破壊される恐れがある.
著者らは,これまでに三重冗長化,部分再構成および割込みを用いたコンテキスト同期を組合わせたソフトコアプロセッサの高信頼化手法を提案している.
本論文では,ペリフェラル部分を対象とした再構成手法,およびコンテキスト同期手法を提案することで,システム全体の高信頼化を行った.
その結果,先行研究と比較して,FIT(Failure In Time)を43.4\%減少できることが分かった. |
(英) |
SRAM-based FPGAs are vulnerable to a SEU,
which is induced by radiation effect.
The SEU's effects on configuration memories are able to be eliminated by TMR and Partial Reconfiguration .
However, the reliability of the sequential circuit is not ensured only by these techniques because their contexts are not synchronized with other modules.
In our previous work, we have achieved the context synchronization of triplicated softcore processor.
Therefore, this paper presents the context synchronization technique and the dynamic reconifguration technique for the softcore processor system including peripherals.
As a result, proposed technique reduced FIT (Failure In Time) by 46.5\% compared to previous work. |
キーワード |
(和) |
三重冗長化 / 動的再構成 / コンテキスト同期手法 / ソフトコアプロセッサ / SEU / / / |
(英) |
TMR / Dynamic Reconfiguration / Context Synchronization / Softcore Processor System / / / / |
文献情報 |
信学技報, vol. 111, no. 31, RECONF2011-5, pp. 25-30, 2011年5月. |
資料番号 |
RECONF2011-5 |
発行日 |
2011-05-05 (RECONF) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
RECONF2011-5 |