お知らせ 研究会の開催と会場に参加される皆様へのお願い(2020年10月開催~)
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2010-12-03 10:25
ネットワーク化されたhw/sw複合体と仮想回路動画像コーデック
田向 権有泉政博ベルグシュタイン ナダヴ関根優年東京農工大SIS2010-49
抄録 (和) ネットワーク環境下におけるhw/sw複合体の設計例を報告する.
ネットワーク化されたhw/sw複合体では,高負荷・単純な演算をFPGAによるhw処理へ,
複雑な処理をCPUによるsw処理へ振り分けることで高性能かつ柔軟なシステムの構築が可能になる.
また,FPGA上で動作する仮想回路をネットワーク経由で転送することも可能である.
本稿では,ネットワーク化されたhw/sw複合体で利用可能な動画像コーデックの仮想回路について報告する.
ウェーブレット変換ベースの2種類のコーデックを設計した.
実験では,ネットワーク経由での仮想回路のダウンロード,動的生成,遠隔操作を実証し,
加えて,ソフトウェア単体の場合に比べ,約25倍の高速処理を達成できた. 
(英) In this paper, we describe a design example of a networked hw/sw complex system based on the hardware object model.
In the networked hw/sw complex system, a virtual hardware circuit is downloaded via network and is realized into an FPGA.
By implementing the virtual hardware circuit as the processing unit that executes a very large scale computing, we can develop high-performance hw/sw complex system which processes both of the speed of hardware and the flexibility of software.
In this paper, we develop two types of wavelet transfer based video codec to evaluate the networked hw/sw complex system.
Experimental results show that the proposed virtual hardware video codec is 25 times faster than the software implementation.
Besides, we succeed of downloading, remotely operating and realization of the virtual hardware circuit.
キーワード (和) hw/sw複合体 / オブジェクト指向デザイン / FPGA / デジタルハードウェア / 動画像コーデック / / /  
(英) networked hw/sw complex system / object oriented design / FPGA / digital hardware / video codec / / /  
文献情報 信学技報, vol. 110, no. 322, SIS2010-49, pp. 83-88, 2010年12月.
資料番号 SIS2010-49 
発行日 2010-11-25 (SIS) 
ISSN Print edition: ISSN 0913-5685  Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード SIS2010-49

研究会情報
研究会 SIS  
開催期間 2010-12-02 - 2010-12-03 
開催地(和) 奈良県文化会館 
開催地(英)  
テーマ(和) システムオンシリコン,RFID技術,一般 
テーマ(英)  
講演論文情報の詳細
申込み研究会 SIS 
会議コード 2010-12-SIS 
本文の言語 日本語 
タイトル(和) ネットワーク化されたhw/sw複合体と仮想回路動画像コーデック 
サブタイトル(和)  
タイトル(英) Networked hw/sw complex system and virtual hardware circuit of video codec 
サブタイトル(英)  
キーワード(1)(和/英) hw/sw複合体 / networked hw/sw complex system  
キーワード(2)(和/英) オブジェクト指向デザイン / object oriented design  
キーワード(3)(和/英) FPGA / FPGA  
キーワード(4)(和/英) デジタルハードウェア / digital hardware  
キーワード(5)(和/英) 動画像コーデック / video codec  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 田向 権 / Hakaru Tamukoh / タムコウ ハカル
第1著者 所属(和/英) 東京農工大学 (略称: 東京農工大)
Tokyo University of Agriculture and Technology (略称: TUAT)
第2著者 氏名(和/英/ヨミ) 有泉 政博 / Masahiro Ariizumi / アリイズミ マサヒロ
第2著者 所属(和/英) 東京農工大学 (略称: 東京農工大)
Tokyo University of Agriculture and Technology (略称: TUAT)
第3著者 氏名(和/英/ヨミ) ベルグシュタイン ナダヴ / Nadav Bergstein / ベルグシュタイン ナダヴ
第3著者 所属(和/英) 東京農工大学 (略称: 東京農工大)
Tokyo University of Agriculture and Technology (略称: TUAT)
第4著者 氏名(和/英/ヨミ) 関根 優年 / Masatoshi Sekine / セキネ マサトシ
第4著者 所属(和/英) 東京農工大学 (略称: 東京農工大)
Tokyo University of Agriculture and Technology (略称: TUAT)
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者
発表日時 2010-12-03 10:25:00 
発表時間 25 
申込先研究会 SIS 
資料番号 IEICE-SIS2010-49 
巻番号(vol) IEICE-110 
号番号(no) no.322 
ページ範囲 pp.83-88 
ページ数 IEICE-6 
発行日 IEICE-SIS-2010-11-25 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会