講演抄録/キーワード |
講演名 |
2010-11-29 10:40
CMOSデジタルLSIにおける電源雑音の周波数成分評価 ○吉川薫平・松本 大・佐々木悠太(神戸大)・永田 真(神戸大/JST) CPM2010-124 ICD2010-83 エレソ技報アーカイブへのリンク:CPM2010-124 ICD2010-83 |
抄録 |
(和) |
近年のVLSIの大規模化・高集積化・低動作電圧化によりチップ内部の電流密度上昇や雑音マージンの低下がおこり,電源雑音が顕在化している.製造するLSIの動作保証や性能保証のため,設計段階での電源雑音対策が求められている.
本稿ではプロセッサ搭載チップを対象とした電源雑音の周波数成分評価について報告する.回路動作時に発生する電源雑音をオンチップモニタ回路を用いて時間領域で取得し,フーリエ変換を行うことで周波数成分評価を行った.さらに,磁界プローブを用いてプリント基板上での電源雑音測定を行い,チップから外部漏洩する雑音の周波数成分評価を行った.また,容量充電モデルを用いた電源雑音解析を行い,比較評価することで解析モデルが設計段階において,チップ内部における電源電圧変動およびプリント基板上に漏洩する電源雑音把握に有効であることを示した. |
(英) |
Recent trends of electric devices are higher performance and/or lower power consumption.
To achieve these designs, LSI chips that mounted on electric devices become larger-size, high-integrated and lower supply voltage.
As a results, an increasing density of current inside LSI and a degradation of noise margin cause power-supply noise induced problems such as Power Integrity (PI) and Signal Integrity (SI).
This paper proposes a evaluation of frequency components of power noise in processor. On-chip power noise and On-board power noise are measured, and frequency component of these noise are evaluated. Charging capacitance model are also evaluated and confirmed the accuracy of the model. |
キーワード |
(和) |
電源雑音 / 雑音解析 / 磁界プローブ / 電磁環境両立性 / パワーインテグリティ / / / |
(英) |
power noise / noise simulation / Magnetic Probe / EMC / Power Integrity / / / |
文献情報 |
信学技報, vol. 110, no. 315, ICD2010-83, pp. 1-6, 2010年11月. |
資料番号 |
ICD2010-83 |
発行日 |
2010-11-22 (CPM, ICD) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
CPM2010-124 ICD2010-83 エレソ技報アーカイブへのリンク:CPM2010-124 ICD2010-83 |
|