お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2010-10-19 15:35
10 kA/cm2プロセスを用いた2並列2段単一磁束量子再構成可能なデータパスの動作実証
岡田将和カタエバ イリナ伊藤将人田中雅光赤池宏之藤巻 朗名大/JST)・吉川信行横浜国大/JST)・永沢秀一国際超電導産技研センター/JST)・高木直史京大/JSTSCE2010-33 エレソ技報アーカイブへのリンク:SCE2010-33
抄録 (和) 我々は、ISTEC 10 kA/cm2 Nbアドバンストプロセス(ADP)を用いて単一磁束量子(SFQ)回路による再構成可能なデータパス(RDP)の動作実証を行った。SFQ-RDPは10 TFLOPSの処理能力を持つスーパーコンピュータのアクセラレータとして期待されており、低消費電力かつ高速処理が可能となる。ADPを用いて設計した2並列2段のRDPは、各段に算術演算器(ALU)と配線用のシフトレジスタ(TU)を2つずつ配置し、それをネットワーク(ORN)で接続するという構造になっている。本研究では、ADPを用いたSFQ-RDPの初の動作実証に向けて、コンポーネントレベルで厳密なタイミング設計や回路構成の見直しを行った。これにより任意の構成においてRDP全体として45 GHzまでの動作を確認した。 
(英) We have demonstrated a reconfigurable data-path (RDP) prototype using the single-flux-quantum (SFQ) circuits fabricated with the ISTEC Nb 10 kA/cm2 advanced process (ADP). The SFQ-RDP serves an accelerator for future 10 teraflops supercomputing systems. We have designed a 2x2 SFQ-RDP that was composed of two arrays connected serially with reconfigurable operand routing networks, where each array had two sets of an arithmetic logic unit and a transfer unit. In this work, we redesigned each component by considering the careful timing design and the configuration of the circuits for the first demonstration of SFQ-RDP using ADP. This led to the demonstration of the 2x2 SFQ-RDP up to 45 GHz for any reconfiguration.
キーワード (和) SFQ回路 / 再構成可能なデータパス / 10 kA/cm2プロセス / / / / /  
(英) SFQ circuit / Reconfigurable Data-Path / 10 kA/ cm2 process / / / / /  
文献情報 信学技報, vol. 110, no. 235, SCE2010-33, pp. 55-60, 2010年10月.
資料番号 SCE2010-33 
発行日 2010-10-12 (SCE) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード SCE2010-33 エレソ技報アーカイブへのリンク:SCE2010-33

研究会情報
研究会 SCE  
開催期間 2010-10-19 - 2010-10-19 
開催地(和) 機械振興会館 
開催地(英) Kikai-Shinko-Kaikan Bldg. 
テーマ(和) 超伝導エレクトロニクス基盤技術及び一般 
テーマ(英) Fundamental Technologies for Superconducting Electronics, etc. 
講演論文情報の詳細
申込み研究会 SCE 
会議コード 2010-10-SCE 
本文の言語 日本語 
タイトル(和) 10 kA/cm2プロセスを用いた2並列2段単一磁束量子再構成可能なデータパスの動作実証 
サブタイトル(和)  
タイトル(英) Demonstration of a 2x2 Single-Flux-Quantum Reconfigurable Data-Path Based on the 10-kA/cm2 Process 
サブタイトル(英)  
キーワード(1)(和/英) SFQ回路 / SFQ circuit  
キーワード(2)(和/英) 再構成可能なデータパス / Reconfigurable Data-Path  
キーワード(3)(和/英) 10 kA/cm2プロセス / 10 kA/ cm2 process  
キーワード(4)(和/英) /  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 岡田 将和 / Masakazu Okada / オカダ マサカズ
第1著者 所属(和/英) 名古屋大学 (略称: 名大/JST)
Nagoya University (略称: Nagoya Univ.)
第2著者 氏名(和/英/ヨミ) カタエバ イリナ / Irina Kataeva / カタエバ イリナ
第2著者 所属(和/英) 名古屋大学 (略称: 名大/JST)
Nagoya University (略称: Nagoya Univ.)
第3著者 氏名(和/英/ヨミ) 伊藤 将人 / Masato Ito / イトウ マサト
第3著者 所属(和/英) 名古屋大学 (略称: 名大/JST)
Nagoya University (略称: Nagoya Univ.)
第4著者 氏名(和/英/ヨミ) 田中 雅光 / Masamitsu Tanaka / タナカ マサミツ
第4著者 所属(和/英) 名古屋大学 (略称: 名大/JST)
Nagoya University (略称: Nagoya Univ.)
第5著者 氏名(和/英/ヨミ) 赤池 宏之 / Hiroyuki Akaike / アカイケ ヒロユキ
第5著者 所属(和/英) 名古屋大学 (略称: 名大/JST)
Nagoya University (略称: Nagoya Univ.)
第6著者 氏名(和/英/ヨミ) 藤巻 朗 / Akira Fujimaki / フジマキ アキラ
第6著者 所属(和/英) 名古屋大学 (略称: 名大/JST)
Nagoya University (略称: Nagoya Univ.)
第7著者 氏名(和/英/ヨミ) 吉川 信行 / Nobuyuki Yoshikawa / ヨシカワ ノブユキ
第7著者 所属(和/英) 横浜国立大学 (略称: 横浜国大/JST)
Yokohama National University (略称: Yokohama National Univ.)
第8著者 氏名(和/英/ヨミ) 永沢 秀一 / Shuuichi Nagasawa / ナガサワ シュウイチ
第8著者 所属(和/英) (財)国際超電導産業技術研究センター (略称: 国際超電導産技研センター/JST)
International Superconductivity Technology Center (略称: ISTEC)
第9著者 氏名(和/英/ヨミ) 高木 直史 / Naofumi Takagi / タカギ ナオフミ
第9著者 所属(和/英) 京都大学 (略称: 京大/JST)
Kyoto University (略称: Kyoto Univ.)
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2010-10-19 15:35:00 
発表時間 25分 
申込先研究会 SCE 
資料番号 SCE2010-33 
巻番号(vol) vol.110 
号番号(no) no.235 
ページ範囲 pp.55-60 
ページ数
発行日 2010-10-12 (SCE) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会