講演抄録/キーワード |
講演名 |
2010-10-19 15:35
10 kA/cm2プロセスを用いた2並列2段単一磁束量子再構成可能なデータパスの動作実証 ○岡田将和・カタエバ イリナ・伊藤将人・田中雅光・赤池宏之・藤巻 朗(名大/JST)・吉川信行(横浜国大/JST)・永沢秀一(国際超電導産技研センター/JST)・高木直史(京大/JST) SCE2010-33 エレソ技報アーカイブへのリンク:SCE2010-33 |
抄録 |
(和) |
我々は、ISTEC 10 kA/cm2 Nbアドバンストプロセス(ADP)を用いて単一磁束量子(SFQ)回路による再構成可能なデータパス(RDP)の動作実証を行った。SFQ-RDPは10 TFLOPSの処理能力を持つスーパーコンピュータのアクセラレータとして期待されており、低消費電力かつ高速処理が可能となる。ADPを用いて設計した2並列2段のRDPは、各段に算術演算器(ALU)と配線用のシフトレジスタ(TU)を2つずつ配置し、それをネットワーク(ORN)で接続するという構造になっている。本研究では、ADPを用いたSFQ-RDPの初の動作実証に向けて、コンポーネントレベルで厳密なタイミング設計や回路構成の見直しを行った。これにより任意の構成においてRDP全体として45 GHzまでの動作を確認した。 |
(英) |
We have demonstrated a reconfigurable data-path (RDP) prototype using the single-flux-quantum (SFQ) circuits fabricated with the ISTEC Nb 10 kA/cm2 advanced process (ADP). The SFQ-RDP serves an accelerator for future 10 teraflops supercomputing systems. We have designed a 2x2 SFQ-RDP that was composed of two arrays connected serially with reconfigurable operand routing networks, where each array had two sets of an arithmetic logic unit and a transfer unit. In this work, we redesigned each component by considering the careful timing design and the configuration of the circuits for the first demonstration of SFQ-RDP using ADP. This led to the demonstration of the 2x2 SFQ-RDP up to 45 GHz for any reconfiguration. |
キーワード |
(和) |
SFQ回路 / 再構成可能なデータパス / 10 kA/cm2プロセス / / / / / |
(英) |
SFQ circuit / Reconfigurable Data-Path / 10 kA/ cm2 process / / / / / |
文献情報 |
信学技報, vol. 110, no. 235, SCE2010-33, pp. 55-60, 2010年10月. |
資料番号 |
SCE2010-33 |
発行日 |
2010-10-12 (SCE) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
SCE2010-33 エレソ技報アーカイブへのリンク:SCE2010-33 |