お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2010-09-16 15:25
多倍長浮動小数点用リコンフィギャラブルアクセラレータHP-DSFPのアプリケーション評価
吉岡佑記川本智之伴 大雅谷川一哉弘中哲夫広島市大RECONF2010-25
抄録 (和) 近年,流体解析計算や素粒子反応計算で用いられるCG 法や,ファインマン・ループ積分など科学技術計算の分野において高精度な浮動小数点演算が必要となるケースが増加している.そこで,一般的に使われているパラレル浮動小数点演算器と比較し,小面積で高精度演算を実現できるディジットシリアル浮動小数点演算器を用いることを提案し,8 倍精度浮動小数点演算用リコンフィギャラブルアクセラレータHP-DSFP を設計している.本稿では,HP-DSFP が科学技術計算に有効であることを示すために,FFT・ループ積分の直接法・共役勾配法(CG 法)を実装した場合の性能評価を行った.その結果,CPU を用いた多倍長演算ライブラリMPFR と比較し,FFT では7.41%,ループ積分では9.20%,CG 法では21.51%まで実行時間を削減することができた. 
(英) In recent years, many kinds of scientific application programs, such as Fluid analysis, Feynman loop integrals and conjugate gradient (CG) method for calculation of the scattering amplitudes, require high-precision floating-point operations. We have proposed a reconfigurable accelerator HP-DSFP with digit serial floating point unit so as to accelerate scientific computation by using multiple precision floating point operations. From the evaluation results, HP-DSFP processor reduced the execution time of FFT, Loop Integrals, and CGM to 7.4%, 9.2%, 21.5% respectively, compared to the CPU with multiple-precision floating-point C library MPFR.
キーワード (和) ディジットシリアル浮動小数点演算器 / 再構成型プロセッサ / 多倍長精度 / HP-DSFP / / / /  
(英) Digit Serial Floating Point Unit / Reconfigurable Processor / Multiple Precision / HP-DSFP / / / /  
文献情報 信学技報, vol. 110, no. 204, RECONF2010-25, pp. 43-48, 2010年9月.
資料番号 RECONF2010-25 
発行日 2010-09-09 (RECONF) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード RECONF2010-25

研究会情報
研究会 RECONF  
開催期間 2010-09-16 - 2010-09-17 
開催地(和) 静岡大学(工学部2号館) 
開催地(英) Shizuoka University (Faculty of Eng., Hall 2) 
テーマ(和) リコンフィギャラブルシステム,一般 
テーマ(英) Reconfigurable Systems, etc. 
講演論文情報の詳細
申込み研究会 RECONF 
会議コード 2010-09-RECONF 
本文の言語 日本語 
タイトル(和) 多倍長浮動小数点用リコンフィギャラブルアクセラレータHP-DSFPのアプリケーション評価 
サブタイトル(和)  
タイトル(英) Evaluation of Multiple-Precision Floating-Point Accelerator HP-DSFP through Applications. 
サブタイトル(英)  
キーワード(1)(和/英) ディジットシリアル浮動小数点演算器 / Digit Serial Floating Point Unit  
キーワード(2)(和/英) 再構成型プロセッサ / Reconfigurable Processor  
キーワード(3)(和/英) 多倍長精度 / Multiple Precision  
キーワード(4)(和/英) HP-DSFP / HP-DSFP  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 吉岡 佑記 / Yuki Yoshioka / ヨシオカ ユウキ
第1著者 所属(和/英) 広島市立大学 (略称: 広島市大)
Hiroshima City University (略称: HCU)
第2著者 氏名(和/英/ヨミ) 川本 智之 / Tomoyuki Kawamoto / カワモト トモユキ
第2著者 所属(和/英) 広島市立大学 (略称: 広島市大)
Hiroshima City University (略称: HCU)
第3著者 氏名(和/英/ヨミ) 伴 大雅 / Taiga Ban / バン タイガ
第3著者 所属(和/英) 広島市立大学 (略称: 広島市大)
Hiroshima City University (略称: HCU)
第4著者 氏名(和/英/ヨミ) 谷川 一哉 / Kazuya Tanigawa / タニガワ カズヤ
第4著者 所属(和/英) 広島市立大学 (略称: 広島市大)
Hiroshima City University (略称: HCU)
第5著者 氏名(和/英/ヨミ) 弘中 哲夫 / Tetsuo Hironaka / ヒロナカ テツオ
第5著者 所属(和/英) 広島市立大学 (略称: 広島市大)
Hiroshima City University (略称: HCU)
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2010-09-16 15:25:00 
発表時間 25分 
申込先研究会 RECONF 
資料番号 RECONF2010-25 
巻番号(vol) vol.110 
号番号(no) no.204 
ページ範囲 pp.43-48 
ページ数
発行日 2010-09-09 (RECONF) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会