講演抄録/キーワード |
講演名 |
2010-06-25 14:00
スイッチの機能を考慮した部分スルー可検査性に関する考察 ○岡 伸也・吉川祐樹・市原英行・井上智生(広島市大) DC2010-9 |
抄録 |
(和) |
無閉路可検査順序回路は実用的にテスト容易な順序回路である.
その1つのクラスとして部分スルー可検査順序回路があり,順序回路が部分スルー可検査であるための条件が示されている.
本論文では,回路内のスイッチ機能を考慮することで,部分スルー可検査性におけるレジスタのホールド機能に関する条件を緩和できることを示し,
部分スルー可検査順序回路と同様にテスト容易な順序回路として切換部分スルー可検査順序回路を提案する.
実験により,切換部分スルー可検査性に基づくテスト容易化設計は,
部分スルー可検査性に基づくそれに比べて面積オーバーヘッドの削減が可能であり,テスト実行時間も削減可能であることを示す. |
(英) |
Partially thru testable sequential circuits are known to be practically testable, and a condition for the testable sequential circuits has been proposed. In this paper, we focus on multiplexers in partially thru testable sequential circuits, and show that a part of the condition, which is a sub-condition about the hold function of registers, can be relaxed by considering the function of multiplexers.
A class of the sequential circuits that satisfy the relaxed condition includes the previous class of partially thru testable circuits.
Experimental results show that a DFT based on the new class requires smaller area overhead and smaller test application time than that based on the previous class. |
キーワード |
(和) |
スルー可検査性 / テスト容易化設計 / 時間展開モデル / 組合せテスト生成アルゴリズム / / / / |
(英) |
thru testability / design for testability / time expansion model / combinational test generation algorithm / / / / |
文献情報 |
信学技報, vol. 110, no. 106, DC2010-9, pp. 7-11, 2010年6月. |
資料番号 |
DC2010-9 |
発行日 |
2010-06-18 (DC) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
DC2010-9 |