お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2010-05-19 16:10
順序回路のソフトエラー耐性評価における高精度な近似評価手法
城林直樹赤峰悠介吉村正義松永裕介九大VLD2010-2
抄録 (和) ソフトエラー耐性を考慮した論理回路の設計においてソフトエラー耐性評価手法
が必要となる.順序回路における評価手法の1つに厳密にソフトエラー発生後の
振る舞いを解析する手法が提案されているが、実行時間の観点から問題がある.
それに対し,ソフトエラー発生後の1クロックのみを考慮する近似手法も提案さ
れているが,この手法では計算精度の観点から問題がある.そのため本稿では,
複数クロックを考慮した近似評価手法について述べ,計算精度および実行時間
の評価を行う. 
(英) Soft error tolerance estimation method is necessary for soft error
aware logic designs. There is an exact method has been proposed to
estimate soft error
tolerance for sequential circuits. This method can analyze the behavior
of state transitions strictly with Markov model . This method has
difficulty applying for large scale circuits, because this method needs
run time exponential in the size of circuits. On
the other hand, there is an approximate method which considers the
behavier of circuits for only 1 clock-cycle after soft error
occurring. This method has a problem which has low accuracy. This paper
presents an approximate methods. The method is more accurate than the
existing approximate method, because it considers the behavior of
circuits for several clock-cycles.
キーワード (和) ソフトエラー / 順序回路 / 有限状態機械 / / / / /  
(英) soft error / sequential circuit / finite state machine / / / / /  
文献情報 信学技報, vol. 110, no. 36, VLD2010-2, pp. 25-30, 2010年5月.
資料番号 VLD2010-2 
発行日 2010-05-12 (VLD) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード VLD2010-2

研究会情報
研究会 VLD IPSJ-SLDM  
開催期間 2010-05-19 - 2010-05-20 
開催地(和) 北九州国際会議場 
開催地(英) Kitakyushu International Conference Center 
テーマ(和) システム設計および一般 
テーマ(英) System Design, etc. 
講演論文情報の詳細
申込み研究会 VLD 
会議コード 2010-05-VLD-SLDM 
本文の言語 日本語 
タイトル(和) 順序回路のソフトエラー耐性評価における高精度な近似評価手法 
サブタイトル(和)  
タイトル(英) Highly Accurate Approximate Methods for Soft Error Tolerance Estimation for Sequential Circuits 
サブタイトル(英)  
キーワード(1)(和/英) ソフトエラー / soft error  
キーワード(2)(和/英) 順序回路 / sequential circuit  
キーワード(3)(和/英) 有限状態機械 / finite state machine  
キーワード(4)(和/英) /  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 城林 直樹 / Naoki Shirobayashi / シロバヤシ ナオキ
第1著者 所属(和/英) 九州大学 (略称: 九大)
Kyushu University (略称: Kyushu Univ.)
第2著者 氏名(和/英/ヨミ) 赤峰 悠介 / Yusuke Akamine / アカミネ ユウスケ
第2著者 所属(和/英) 九州大学 (略称: 九大)
Kyushu University (略称: Kyushu Univ.)
第3著者 氏名(和/英/ヨミ) 吉村 正義 / Masayoshi Yoshimura / ヨシムラ マサヨシ
第3著者 所属(和/英) 九州大学 (略称: 九大)
Kyushu University (略称: Kyushu Univ.)
第4著者 氏名(和/英/ヨミ) 松永 裕介 / Yusuke Matsunaga /
第4著者 所属(和/英) 九州大学 (略称: 九大)
Kyushu University (略称: Kyushu Univ.)
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2010-05-19 16:10:00 
発表時間 25分 
申込先研究会 VLD 
資料番号 VLD2010-2 
巻番号(vol) vol.110 
号番号(no) no.36 
ページ範囲 pp.25-30 
ページ数
発行日 2010-05-12 (VLD) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会