お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2009-12-02 10:20
入出力間規則性予見方式による回路設計法
佐藤 仁中村次男笠原 宏冬爪成人東京電機大CPM2009-134 ICD2009-63 エレソ技報アーカイブへのリンク:CPM2009-134 ICD2009-63
抄録 (和) 減算と加算に関して入力パターンから出力の規則性を予見し,桁借り伝搬を抑制する設計法の提案を行い,FPGAでのシミュレーションによる既存の演算方式との性能を比較を行った.その結果,比較的高速で,かつ,ゲート数を抑え,モジュール化に向いた構成法であることが確認できた.このような入出力パターンの規則性予見を行う回路の設計法は,四則演算回路以外にも適用することが可能であり,提案する設計法を冗長2進演算器に適用し,シミュレーションによる諸特性の検証結果を報告する. 
(英) The paper proposes a method of designing an arithmetic unit based on the regularity of the output depending on input patterns. The advantages of this method are reduced number of gates without sacrificing high speed calculation and easy modularization scheme for high precision arithmetic unit. The soundness of this method is confirmed by the implementation on FPGA. This circuit design method based on foreknown regularity between input and output pattern can be applied not only to arithmetic operation such as addition/subtraction, but also to other circuit units.
キーワード (和) モジュール化 / 規則性予見 / 回路設計法 / 回路規模削減 / / / /  
(英) Modularization / Foreknown Regularity / Circuit Design MethodTemplate / Circuit Area Reduction / / / /  
文献情報 信学技報, vol. 109, no. 318, ICD2009-63, pp. 1-6, 2009年12月.
資料番号 ICD2009-63 
発行日 2009-11-25 (CPM, ICD) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード CPM2009-134 ICD2009-63 エレソ技報アーカイブへのリンク:CPM2009-134 ICD2009-63

研究会情報
研究会 VLD DC IPSJ-SLDM CPSY RECONF ICD CPM  
開催期間 2009-12-02 - 2009-12-04 
開催地(和) 高知市文化プラザ 
開催地(英) Kochi City Culture-Plaza 
テーマ(和) デザインガイア2009 ―VLSI設計の新しい大地― 
テーマ(英) Design Gaia 2009 ―New Field of VLSI Design― 
講演論文情報の詳細
申込み研究会 ICD 
会議コード 2009-12-VLD-DC-SLDM-CPSY-RECONF-ICD-CPM 
本文の言語 日本語 
タイトル(和) 入出力間規則性予見方式による回路設計法 
サブタイトル(和)  
タイトル(英) A Circuit Design Method based on Foreknown Regularity between I/O 
サブタイトル(英)  
キーワード(1)(和/英) モジュール化 / Modularization  
キーワード(2)(和/英) 規則性予見 / Foreknown Regularity  
キーワード(3)(和/英) 回路設計法 / Circuit Design MethodTemplate  
キーワード(4)(和/英) 回路規模削減 / Circuit Area Reduction  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 佐藤 仁 / Jin Sato / サトウ ジン
第1著者 所属(和/英) 東京電機大学 (略称: 東京電機大)
Tokyo Denki University (略称: Tokyo Denki Univ.)
第2著者 氏名(和/英/ヨミ) 中村 次男 / Tsugio Nakamura / ナカムラ ツギオ
第2著者 所属(和/英) 東京電機大学 (略称: 東京電機大)
Tokyo Denki University (略称: Tokyo Denki Univ.)
第3著者 氏名(和/英/ヨミ) 笠原 宏 / Hiroshi Kasahara / カサハラ ヒロシ
第3著者 所属(和/英) 東京電機大学 (略称: 東京電機大)
Tokyo Denki University (略称: Tokyo Denki Univ.)
第4著者 氏名(和/英/ヨミ) 冬爪 成人 / Narito Fuyutsume / フユツメ ナリト
第4著者 所属(和/英) 東京電機大学 (略称: 東京電機大)
Tokyo Denki University (略称: Tokyo Denki Univ.)
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2009-12-02 10:20:00 
発表時間 20分 
申込先研究会 ICD 
資料番号 CPM2009-134, ICD2009-63 
巻番号(vol) vol.109 
号番号(no) no.317(CPM), no.318(ICD) 
ページ範囲 pp.1-6 
ページ数
発行日 2009-11-25 (CPM, ICD) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会