お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2009-10-20 14:40
FPGAを用いた機能分散型デュアルプロセッサシステムの一検討
田上士郎尼崎太樹久我守弘末吉敏則熊本大CPSY2009-32
抄録 (和) 近年,組込みシステムにおいてソフトウェアの大規模化・複雑化が顕著であり,従来から必要とされているリアルタイム処理だけでなくマルチメディア処理やネットワーク処理などへの対応が求められている.このような要求に応えるため,RTOS(Real Time Operating System)と汎用OSであるLinuxの両方を搭載した機能分散型デュアルプロセッサシステムの構築を行った.このシステムは書き換え可能なLSIであるFPGA(Field Programmable Gate Array)を用いて構築を行っている.これは,多品種少量生産な組込みシステムにおいて幅広く利用することを目的としているためである.本稿では提案システムの回路規模やプロセッサ間の通信速度を評価し,FPGAを用いた機能分散型デュアルプロセッサシステムの可能性を示した. 
(英) Recently, software has been becoming more large-scale and complication in embedded system. Therefore, multiprocessor comes into the limelight in embedded system. In addition, the required capability in embedded system is not only responsivity and reliability but also high functionality. The present paper describes a technique for implementing the functionally-distributed dual processor system on a SRAM-based Field Programmable Gate Array (FPGA). The proposed system has Real-Time OS (RTOS) and versatile OS on each processor. We evaluate the area usage and the performance of interprocessor communication. The results show that further possibilities of the functionally-distributed dual processor system on an FPGA.
キーワード (和) FPGA / 機能分散型デュアルプロセッサ / リアルタイムOS / Linux / / / /  
(英) FPGA / Functionally-Distributed Dual Processor / RTOS / Linux / / / /  
文献情報 信学技報, vol. 109, no. 237, CPSY2009-32, pp. 27-32, 2009年10月.
資料番号 CPSY2009-32 
発行日 2009-10-13 (CPSY) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード CPSY2009-32

研究会情報
研究会 CPSY  
開催期間 2009-10-20 - 2009-10-20 
開催地(和) 東京大学 工学部2号館1F 212 
開催地(英) 212, 1F, Bldg.E-2, The University of Tokyo 
テーマ(和) コンピュータの未来~エコ、ディペンダビリティ、そして~および一般 
テーマ(英)  
講演論文情報の詳細
申込み研究会 CPSY 
会議コード 2009-10-CPSY 
本文の言語 日本語 
タイトル(和) FPGAを用いた機能分散型デュアルプロセッサシステムの一検討 
サブタイトル(和)  
タイトル(英) A Case Study of Functionally-Distributed Dual Processor System on an FPGA 
サブタイトル(英)  
キーワード(1)(和/英) FPGA / FPGA  
キーワード(2)(和/英) 機能分散型デュアルプロセッサ / Functionally-Distributed Dual Processor  
キーワード(3)(和/英) リアルタイムOS / RTOS  
キーワード(4)(和/英) Linux / Linux  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 田上 士郎 / Shiro Tanoue / タノウエ シロウ
第1著者 所属(和/英) 熊本大学 (略称: 熊本大)
Kumamoto University (略称: Kumamoto Univ.)
第2著者 氏名(和/英/ヨミ) 尼崎 太樹 / Motoki Amagasaki / アマガサキ モトキ
第2著者 所属(和/英) 熊本大学 (略称: 熊本大)
Kumamoto University (略称: Kumamoto Univ.)
第3著者 氏名(和/英/ヨミ) 久我 守弘 / Morihiro Kuga / クガ モリヒロ
第3著者 所属(和/英) 熊本大学 (略称: 熊本大)
Kumamoto University (略称: Kumamoto Univ.)
第4著者 氏名(和/英/ヨミ) 末吉 敏則 / Toshinori Sueyoshi / スエヨシ トシノリ
第4著者 所属(和/英) 熊本大学 (略称: 熊本大)
Kumamoto University (略称: Kumamoto Univ.)
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2009-10-20 14:40:00 
発表時間 30分 
申込先研究会 CPSY 
資料番号 CPSY2009-32 
巻番号(vol) vol.109 
号番号(no) no.237 
ページ範囲 pp.27-32 
ページ数
発行日 2009-10-13 (CPSY) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会