お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2009-09-25 10:00
GPGPUによる電源配線シミュレーションの高速化手法とその評価
横田 誠礒田有哉菅野尚子谷口一徹福井正博立命館大VLD2009-36
抄録 (和) 本稿では, GPGPU (General Purpose computing on GPU) を使った大規模並列処理の高速化手法について提案する. ここでは, 電源配線シミュレータを題材とするが, 同アプリケーションに限定せず一般的に高速処理を実現する方法について述べる.
高速化の手法は, GPUのアーキテクチャ制約を考慮したものであり, (1) カーネル関数の呼び出し回数の削減, (2) シェアードメモリの効率的な使用, (3) 連続したアドレスへのアクセス, の実装方法とその効果について取り上げる. これらの工夫により, GPUの性能を約2.9倍引き出すことができ, 結果として, 従来CPU比42倍であった処理を, CPU比71倍まで向上できることを確認した. 
(英) This paper proposes a speeding up technique for massively parallel power gird simulator by GPGPU (General Purpose computing on Graphics Processing Unit). The proposed power grid simulator is implemented by considering the GPU architecture. Experimental results show that the proposed power grid simulator has achieved 71 times speeding-up than CPU computation with same accuracy. It is observed that the proposed method speeds up the computation 2.9 times.
キーワード (和) GPGPU / CUDA / 電源配線シミュレータ / / / / /  
(英) GPGPU / CUDA / power grid simulator / / / / /  
文献情報 信学技報, vol. 109, no. 201, VLD2009-36, pp. 39-44, 2009年9月.
資料番号 VLD2009-36 
発行日 2009-09-17 (VLD) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード VLD2009-36

研究会情報
研究会 VLD  
開催期間 2009-09-24 - 2009-09-25 
開催地(和) 大阪大学 情報系総合研究棟 
開催地(英) Osaka University 
テーマ(和) 物理設計および一般 
テーマ(英) Physical design, etc 
講演論文情報の詳細
申込み研究会 VLD 
会議コード 2009-09-VLD 
本文の言語 日本語 
タイトル(和) GPGPUによる電源配線シミュレーションの高速化手法とその評価 
サブタイトル(和)  
タイトル(英) An Approach for Algorithm Tuning of Power Grid Simulation by GPGPU 
サブタイトル(英)  
キーワード(1)(和/英) GPGPU / GPGPU  
キーワード(2)(和/英) CUDA / CUDA  
キーワード(3)(和/英) 電源配線シミュレータ / power grid simulator  
キーワード(4)(和/英) /  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 横田 誠 / Makoto Yokota / ヨコタ マコト
第1著者 所属(和/英) 立命館大学 (略称: 立命館大)
Ritsumeikan University (略称: Ritsumeikan Univ.)
第2著者 氏名(和/英/ヨミ) 礒田 有哉 / Yuuya Isoda / イソダ ユウヤ
第2著者 所属(和/英) 立命館大学 (略称: 立命館大)
Ritsumeikan University (略称: Ritsumeikan Univ.)
第3著者 氏名(和/英/ヨミ) 菅野 尚子 / Hisako Sugano / スガノ ヒサコ
第3著者 所属(和/英) 立命館大学 (略称: 立命館大)
Ritsumeikan University (略称: Ritsumeikan Univ.)
第4著者 氏名(和/英/ヨミ) 谷口 一徹 / Ittetsu Taniguchi / タニグチ イッテツ
第4著者 所属(和/英) 立命館大学 (略称: 立命館大)
Ritsumeikan University (略称: Ritsumeikan Univ.)
第5著者 氏名(和/英/ヨミ) 福井 正博 / Masahiro Fukui / フクイ マサヒロ
第5著者 所属(和/英) 立命館大学 (略称: 立命館大)
Ritsumeikan University (略称: Ritsumeikan Univ.)
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2009-09-25 10:00:00 
発表時間 25分 
申込先研究会 VLD 
資料番号 VLD2009-36 
巻番号(vol) vol.109 
号番号(no) no.201 
ページ範囲 pp.39-44 
ページ数
発行日 2009-09-17 (VLD) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会