講演抄録/キーワード |
講演名 |
2009-01-23 10:20
CIP法のFPGA実装における時空間パイプラインによる高速化 ○遠藤 翔・園田 潤(仙台電波高専)・佐藤源之(東北大) AP2008-177 |
抄録 |
(和) |
著者らはこれまで,FDTD 法のFPGA 実装において時空間パイプラインという新しいハードウェアアルゴリズムを提案し,従来の並列計算より高速に計算できることを示した.一方,近年電磁界解析手法として提案されたCIP 法は,従来のFDTD 法より高精度であり,FDTD 法と同一精度ではより小さい計算コストでの計算が期待できる.本報告では,電磁界解析の高速化のため,時空間パイプラインを用いてCIP 法のFPGA 実装を行う.また,PCにおけるCIP 法およびFPGA 実装におけるFDTD 法と比較し,時空間パイプラインを用いたCIP 法の低コスト性を示す. |
(英) |
We have proposed a new hardware algorithm named the Time and Space Pipeline(TSP), and have shown that the TSP can compute faster than conventional parallel computing. On the other hand, CIP method which have proposed as a method of electromagnetic field analysis. The CIP method has high accuracy and isexpected that has lower computation cost than FDTD method at the same accuracy. We have implemented one-dimensional CIP method in FPGA, and have shown that the CIP method with the TSP has lower cost than CIP method on PC and FDTD method implemented in FPGA. |
キーワード |
(和) |
時空間パイプライン / CIP法 / FDTD法 / FPGA / / / / |
(英) |
the TSP / CIP method / FDTD method / FPGA / / / / |
文献情報 |
信学技報, vol. 108, no. 386, AP2008-177, pp. 157-161, 2009年1月. |
資料番号 |
AP2008-177 |
発行日 |
2009-01-14 (AP) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
AP2008-177 |