お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2008-05-09 15:00
Conducted-Noise Reduction of Randomly Switched Buck Converter Using FPGA
Gamal M. DousokyMasahito ShoyamaTamotsu NinomiyaKyushu Univ.EE2008-9
抄録 (和) (まだ登録されていません) 
(英) This paper describes design and implementation of a low noise digitally controlled buck converter. The switching noise produced by the switching-mode power supply (SMPS) has been reduced by randomly varying the switching frequency of the buck converter. The implementation of SMPS has been accomplished by using field-programmable gate array (FPGA)-based digital controller. Breadboard has been built-up for testing the effect of random-switching control in DC-DC Converters. It includes DC-DC power switching circuit, power switch driver, analog to digital conversion circuit and its driver, and the proposed FPGA-based digital controller. Experimental results show that the conducted-noise spectrum has been significantly improved and the noise level has been effectively reduced.
キーワード (和) / / / / / / /  
(英) Noise Reduction / Random Switching / Buck Converter / SMPS / EMI / EMC / FPGA /  
文献情報 信学技報, vol. 108, no. 25, EE2008-9, pp. 45-50, 2008年5月.
資料番号 EE2008-9 
発行日 2008-05-02 (EE) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード EE2008-9

研究会情報
研究会 EE IEE-IEA  
開催期間 2008-05-09 - 2008-05-09 
開催地(和) 機械振興会館 
開催地(英) Kikai-Shinko-Kaikan Bldg. 
テーマ(和) スイッチング電源及びユビキタス電源,一般 
テーマ(英)  
講演論文情報の詳細
申込み研究会 EE 
会議コード 2008-05-EE-IEA 
本文の言語 英語 
タイトル(和)  
サブタイトル(和)  
タイトル(英) Conducted-Noise Reduction of Randomly Switched Buck Converter Using FPGA 
サブタイトル(英)  
キーワード(1)(和/英) / Noise Reduction  
キーワード(2)(和/英) / Random Switching  
キーワード(3)(和/英) / Buck Converter  
キーワード(4)(和/英) / SMPS  
キーワード(5)(和/英) / EMI  
キーワード(6)(和/英) / EMC  
キーワード(7)(和/英) / FPGA  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) ガマル マヒモド ドスキ / Gamal M. Dousoky / ガマル マヒモド ドスキ
第1著者 所属(和/英) 九州大学 (略称: 九大)
Kyushu University (略称: Kyushu Univ.)
第2著者 氏名(和/英/ヨミ) 庄山 正仁 / Masahito Shoyama / ショウヤマ マサヒト
第2著者 所属(和/英) 九州大学 (略称: 九大)
Kyushu University (略称: Kyushu Univ.)
第3著者 氏名(和/英/ヨミ) 二宮 保 / Tamotsu Ninomiya / ニノミヤ タモツ
第3著者 所属(和/英) 九州大学 (略称: 九大)
Kyushu University (略称: Kyushu Univ.)
第4著者 氏名(和/英/ヨミ) / /
第4著者 所属(和/英) (略称: )
(略称: )
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2008-05-09 15:00:00 
発表時間 30分 
申込先研究会 EE 
資料番号 EE2008-9 
巻番号(vol) vol.108 
号番号(no) no.25 
ページ範囲 pp.45-50 
ページ数
発行日 2008-05-02 (EE) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会