お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2008-02-08 11:40
平衡構造を利用した安全なスキャン設計
長谷川宗士井上美智子藤原秀雄奈良先端大DC2007-73
抄録 (和) 暗号回路といった秘密情報を内部に持つ回路に対するスキャン設計を利用したサイドチャネル攻撃に耐性のある安全なスキャン設計法を提案する.提案法では,平衡構造に基づく部分スキャン設計,スキャンチェーンシフト時のデータ混乱化により,スキャンチェーンからの秘密情報の漏洩を防止する.また,被テスト回路およびテスト容易化設計による付加回路のテスト容易性を保証し,スキャン設計における安全性とテスト容易性の両立を実現している.さらに,RSA 回路に対する実験を行い,提案手法の有効性を示す. 
(英) In this paper, we propose a secure scan design which protects scan-based side channel attacks to the circuits containing secret information such as ryptographic circuits. The proposed method prevents the leakage of secret information by partial scan design based on the balanced structure and a data confusion mechanism while shifting scan chain. We also guarantee the estability of both the design under test and DFT circuitry, and therefore, realize both security and testability. Experiments for a RSA circuit shows the effectiveness of the proposed method.
キーワード (和) 暗号回路 / スキャン設計 / 平衡構造 / 安全性 / / / /  
(英) cryptographic hardware / scan-based DFT / balanced structure / security / / / /  
文献情報 信学技報, vol. 107, no. 482, DC2007-73, pp. 39-44, 2008年2月.
資料番号 DC2007-73 
発行日 2008-02-01 (DC) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード DC2007-73

研究会情報
研究会 DC  
開催期間 2008-02-08 - 2008-02-08 
開催地(和) 機械振興会館 
開催地(英) Kikai-Shinko-Kaikan Bldg. 
テーマ(和) VLSI設計とテストおよび一般 
テーマ(英)  
講演論文情報の詳細
申込み研究会 DC 
会議コード 2008-02-DC 
本文の言語 日本語 
タイトル(和) 平衡構造を利用した安全なスキャン設計 
サブタイトル(和)  
タイトル(英) Secure Scan Design Based on Ballanced Structure 
サブタイトル(英)  
キーワード(1)(和/英) 暗号回路 / cryptographic hardware  
キーワード(2)(和/英) スキャン設計 / scan-based DFT  
キーワード(3)(和/英) 平衡構造 / balanced structure  
キーワード(4)(和/英) 安全性 / security  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 長谷川 宗士 / Muneo Hasegawa / ハセガワ ムネオ
第1著者 所属(和/英) 奈良先端科学技術大学院大学 (略称: 奈良先端大)
Nara Institute of Science and Technology (略称: NAIST)
第2著者 氏名(和/英/ヨミ) 井上 美智子 / Michiko Inoue / イノウエ ミチコ
第2著者 所属(和/英) 奈良先端科学技術大学院大学 (略称: 奈良先端大)
Nara Institute of Science and Technology (略称: NAIST)
第3著者 氏名(和/英/ヨミ) 藤原 秀雄 / Hideo Fujiwara / フジワラ ヒデオ
第3著者 所属(和/英) 奈良先端科学技術大学院大学 (略称: 奈良先端大)
Nara Institute of Science and Technology (略称: NAIST)
第4著者 氏名(和/英/ヨミ) / /
第4著者 所属(和/英) (略称: )
(略称: )
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2008-02-08 11:40:00 
発表時間 25分 
申込先研究会 DC 
資料番号 DC2007-73 
巻番号(vol) vol.107 
号番号(no) no.482 
ページ範囲 pp.39-44 
ページ数
発行日 2008-02-01 (DC) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会