お知らせ 研究会の開催と会場に参加される皆様へのお願い(2020年10月開催~)
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2008-01-25 09:00
CORDIC演算回路を用いたMIMO-OFDM通信向けリコンフィギュラブルシストリックアレイプロセッサ
関 克敏小堀友義オケロ ジェームス池川将夫NECSR2007-72
抄録 (和) 本稿ではCORDIC(COordinate Rotation DIgital Computer)演算回路を用いたMIMO-OFDM通信システム向けリコンフィギュラブルシストリックアレイプロセッサについて報告する。本プロセッサは、CORDICアルゴリズム適用による高演算効率と、マルチスレッド機構適用による簡易なデータ転送機構に特徴がある。本稿では、プロッセサアーキテクチャ概要に加え、MMSE等化処理のアレイマッピング例と、代表的な無線信号処理向けASIP(Application Specific Instruction set Processor)であるEVP[1]、ADRES[2][3]とのMMSE等化処理性能比較結果を示す。本プロセッサ、EVPに対して213%の単位面積当たりのMMSE等化処理数を実現している。また、CORSAエンジンは、MMSE等化処理においてADRESに対して131%の演算回路動作率を実現している。 
(英) A reconfigurable systolic array processor based on a coordinate rotation digital computer (CORDIC) algorithm is proposed for MIMO-OFDM baseband processing. With CORDIC, the processor provides high computation efficiency, and a multi-thread interleaving architecture offers the advantage of a simple data transfer mechanism. Also presented are an array mapping method for calculating MMSE filter coefficients and a comparison of the performance with other conventional processors, including EVP and ADRES. The processor achieves a computational density of 213% that of EVP. And, the processor achieves a active processing element rate of 213% that of ADRES.
キーワード (和) MIMO / OFDM / CORDIC / シストリックアレイ / リコンフィギュラブルプロセッサ / / /  
(英) MIMO / OFDM / CORDIC / Systolic Array / Reconfigurable Processor / / /  
文献情報 信学技報, vol. 107, no. 452, SR2007-72, pp. 37-42, 2008年1月.
資料番号 SR2007-72 
発行日 2008-01-17 (SR) 
ISSN Print edition: ISSN 0913-5685  Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード SR2007-72

研究会情報
研究会 SR  
開催期間 2008-01-24 - 2008-01-25 
開催地(和) 立山プリンスホテル(長野県大町市) 
開催地(英) Tateyama Prince hotel (Ohmachi city, Nagano prefecture) 
テーマ(和) ソフトウェア無線・コグニティブ無線の応用・展開,パネル討論,一般 
テーマ(英)  
講演論文情報の詳細
申込み研究会 SR 
会議コード 2008-01-SR 
本文の言語 日本語 
タイトル(和) CORDIC演算回路を用いたMIMO-OFDM通信向けリコンフィギュラブルシストリックアレイプロセッサ 
サブタイトル(和)  
タイトル(英) A CORDIC-BASED RECONFIGURABLE SYSTOLIC ARRAY PROCESSOR FOR MIMO-OFDM WIRELESS COMMUNICATIONS 
サブタイトル(英)  
キーワード(1)(和/英) MIMO / MIMO  
キーワード(2)(和/英) OFDM / OFDM  
キーワード(3)(和/英) CORDIC / CORDIC  
キーワード(4)(和/英) シストリックアレイ / Systolic Array  
キーワード(5)(和/英) リコンフィギュラブルプロセッサ / Reconfigurable Processor  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 関 克敏 / Katsutoshi Seki / セキ カツトシ
第1著者 所属(和/英) 日本電気株式会社 (略称: NEC)
NEC Corpration (略称: NEC)
第2著者 氏名(和/英/ヨミ) 小堀 友義 / Tomoyoshi Kobori / コボリ トモヨシ
第2著者 所属(和/英) 日本電気株式会社 (略称: NEC)
NEC Corpration (略称: NEC)
第3著者 氏名(和/英/ヨミ) オケロ ジェームス / James Okello / オケロ ジェームス
第3著者 所属(和/英) 日本電気株式会社 (略称: NEC)
NEC Corpration (略称: NEC)
第4著者 氏名(和/英/ヨミ) 池川 将夫 / Masao Ikekawa / イケカワ マサオ
第4著者 所属(和/英) 日本電気株式会社 (略称: NEC)
NEC Corpration (略称: NEC)
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者
発表日時 2008-01-25 09:00:00 
発表時間 25 
申込先研究会 SR 
資料番号 IEICE-SR2007-72 
巻番号(vol) IEICE-107 
号番号(no) no.452 
ページ範囲 pp.37-42 
ページ数 IEICE-6 
発行日 IEICE-SR-2008-01-17 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会