講演抄録/キーワード |
講演名 |
2007-11-21 15:45
低消費電力動的リコンフィギャラブルプロセッサ向けアーキテクチャ評価環境の構築 ○長谷川揚平・堤 聡・タンブンヘン バスタン・天野英晴(慶大) RECONF2007-40 |
抄録 |
(和) |
本論文では,コンフィギャラブルな動的リコンフィギャラブルプロセッサアレイ (DRPA) のアーキテクチャ検討のための性能評価環境を提案する.想定する DRPA コアのアーキテクチャはパラメータ化されており,DRPA Generator を用いて DRPA コアの合成可能な RTL モデルを生成することができる.また,提案する評価環境では,生成した DRPA の RTL モデルと,より抽象度の高いシステムアーキテクチャモデルと協調して検証することが可能である.これにより,設計者は用途に応じて DRPA コアのアーキテクチャ検討を短期間で行うことができ,用途に応じて適切なパラメータを設定することで面積・電力効率のよい DRPAコアを設計することができる.さらに,DRPA Generator は,パワーゲーティングや動作時電圧制御などの低消費電力化技術をサポートする.本論文では,提案する評価環境のうち,対象とする DRPA アーキテクチャモデルと,DRPA Generator による RTL モデル生成手法について述べる. |
(英) |
In this paper, we propose a design and evaluation environment for exploring the configurable dynamically reconfigurable processor arrays (DRPAs). Our template DRPA architecture is highly parameterized, and DRPA Generator can generate synthesizable RTL model of the DRPA core. In addition, our environment can provide a mixed-abstraction level simulation scheme. By exploiting this environment, the DRPA designers can efficiently explore the design space of DRPAs. Furthermore, this design environment supports novel low-power techniques including run-time power gating and dynamic voltage and frequency scaling (DVFS). In this paper, we describe the target DRPA architecture template and the RTL generation scheme of DRPA Generator. We have generated various types of DRPAs and evaluated semiconductor area and speed of them by using ASPLA/STARC 90-nm CMOS technology. |
キーワード |
(和) |
動的リコンフィギャラブルプロセッサ / DRPA / コンフィギャラブル / RTL生成 / アーキテクチャ検討 / / / |
(英) |
Dynamically Reconfigurable Processors / DRPA / Configurable / RTL Generation / Architecture Exploration / / / |
文献情報 |
信学技報, vol. 107, no. 341, RECONF2007-40, pp. 25-30, 2007年11月. |
資料番号 |
RECONF2007-40 |
発行日 |
2007-11-14 (RECONF) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
RECONF2007-40 |