講演抄録/キーワード |
講演名 |
2007-11-21 16:10
部分積加算における信号遷移回数の削減による配列型乗算器の低消費エネルギー化設計 ○川島裕崇・中村一博・高木直史・高木一義(名大) VLD2007-87 DC2007-42 |
抄録 |
(和) |
本稿では,信号の遷移回数を減らすことによって配列型乗算器の消費エネルギーを削減する手法を提案する.
CMOS回路では,信号が遷移する時に多くのエネルギーが消費される.
演算を行ううえで有意な信号遷移は1演算あたり高々1回であり,
2回以上の遷移は無駄なエネルギーを消費する原因となっている.
乗算器の各信号では,
信号遷移の伝搬が原因となり
1回の演算で複数の信号遷移が起こっている.
そこで本研究では,演算過程において信号の値を一定期間固定することで無駄な遷移を削減する.
信号の値を固定し,不要な信号遷移の伝搬を防いだ.
シミュレーション行い消費エネルギーを見積もったところ,
32ビット配列型乗算器の消費エネルギーが
約33%小さいという結果が得られた.
また,演算過程における信号の固定順序を変えたところ,
消費エネルギーがさらに約20%小さいという結果が得られた. |
(英) |
We propose a method to reduce energy consumption of array multipliers by reducing the number of signal transitions.
In CMOS circuits, power consumption is caused by signal transitions.
The number of meaningful signal transitions for a operation is one.
Signal transitions on partial product accumulator in multipliers cause many meaningless signal transitions and consume much energy.
We reduce the number of meaningless signal transitions by fixing signal on operation process.
Simulation results show that 32bit array multiplier using the method consumes 33% smaller energy.
We also focus on the order of fixing signals to reduce the energy consumption,
and the energy consumption of the multiplier is 20% smaller. |
キーワード |
(和) |
消費エネルギー / 配列型乗算器 / 信号遷移 / / / / / |
(英) |
low energy consumption / array multiplier / signal transition / / / / / |
文献情報 |
信学技報, vol. 107, no. 335, VLD2007-87, pp. 31-36, 2007年11月. |
資料番号 |
VLD2007-87 |
発行日 |
2007-11-14 (VLD, DC) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
VLD2007-87 DC2007-42 |