お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2007-11-20 10:30
組込みプロセッサのエネルギー消費を最小化するコード配置問題のILPモデル
石飛百合子石原 亨安浦寛人九大
抄録 (和) 本稿では,CPU コア,オンチップメモリおよびオフチップメモリの総消費エネルギーを最適化するコード配置問題の定義および定式化を行う.我々はキャッシュを用いたアクセスを行うcacheable 領域,SPM を用いたアクセスを行うscratchpad 領域およびキャッシュを用いずにオフチップへアクセスを行うnon-cacheable 領域の3領域へのコード配置を,消費エネルギー最小を目的として決定する手法の提案している.本稿では,提案するコード配置手法におけるコード配置決定問題を定式化し,整数計画問題への変換を行った. 
(英) This paper formulates a code placement problem to optimize the total energy consumption of a CPU core, on-chip memories and off-chip memories in embedded systems. We proposed a code placement method to minimize the total energy consumption considering a cacheable region, the scratchpad region and the non-cacheable region. The cacheable region uses cache memory at access, the scratchpad region uses SPM and the non-cacheable
region accesses off-chip memory directly. The code placement problem to three region is formulated and proposeed the ILP model in this paper.
キーワード (和) 低消費エネルギー化 / 組込みプロセッサ / コード配置 / スクラッチパッドメモリ / / / /  
(英) energy reduction / embedded processor / code placement / scratchpad memory / / / /  
文献情報 信学技報, vol. 107, pp. 31-36, 2007年11月.
資料番号  
発行日 2007-11-13 (VLD, DC) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
PDFダウンロード

研究会情報
研究会 VLD CPSY RECONF DC IPSJ-SLDM IPSJ-ARC  
開催期間 2007-11-20 - 2007-11-22 
開催地(和) 北九州国際会議場 
開催地(英) Kitakyushu International Conference Center 
テーマ(和) デザインガイア2007 ―VLSI設計の新しい大地を考える研究会― 
テーマ(英) Design Gaia 2007 ---A New Frontier in VLSI Design--- 
講演論文情報の詳細
申込み研究会 IPSJ-SLDM 
会議コード 2007-11-VLD-CPSY-RECONF-DC-IPSJ-SLDM-IPSJ-ARC 
本文の言語 日本語 
タイトル(和) 組込みプロセッサのエネルギー消費を最小化するコード配置問題のILPモデル 
サブタイトル(和)  
タイトル(英) An ILP Model of Code Placement Problem for Minimizing the Energy Consumption in Embedded Processors 
サブタイトル(英)  
キーワード(1)(和/英) 低消費エネルギー化 / energy reduction  
キーワード(2)(和/英) 組込みプロセッサ / embedded processor  
キーワード(3)(和/英) コード配置 / code placement  
キーワード(4)(和/英) スクラッチパッドメモリ / scratchpad memory  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 石飛 百合子 / Yuriko Ishitobi / イシトビ ユリコ
第1著者 所属(和/英) 九州大学 (略称: 九大)
Kyushu University (略称: Kyushu Univ.)
第2著者 氏名(和/英/ヨミ) 石原 亨 / Tohru Ishihara / イシハラ トオル
第2著者 所属(和/英) 九州大学 (略称: 九大)
Kyushu University (略称: Kyushu Univ.)
第3著者 氏名(和/英/ヨミ) 安浦 寛人 / Hiroto Yasuura / ヤスウラ ヒロト
第3著者 所属(和/英) 九州大学 (略称: 九大)
Kyushu University (略称: Kyushu Univ.)
第4著者 氏名(和/英/ヨミ) / /
第4著者 所属(和/英) (略称: )
(略称: )
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2007-11-20 10:30:00 
発表時間 25分 
申込先研究会 IPSJ-SLDM 
資料番号 VLD2007-75, DC2007-30 
巻番号(vol) vol.107 
号番号(no) no.334(VLD), no.337(DC) 
ページ範囲 pp.31-36 
ページ数
発行日 2007-11-13 (VLD, DC) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会