お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2007-10-25 14:20
超並列SIMD型プロセッサMXコアへのアントコロニー最適化法の実装と評価
中野光臣飯田全広末吉敏則熊本大CPSY2007-26
抄録 (和) 著者らは,株式会社ルネサステクノロジが開発したマトリクス構造超並列プロセッサコア(以下MX コア)に注目し,評価,研究を行っている.
MX コアはビットシリアル演算器を多数搭載したSIMD (Single Instruction
Multiple Data) 型のプロセッサである.
本研究ではMX コアの高並列処理に注目し,解の探索を独立して行うことが可能な組合せ最適化問題の近似解法であるアントコロニー最適化法(ACO) をMX コアに実装する.
ACO でTSP(Traveling Salesman Problem) を解くことで,解の探索における並列度とMX コアの処理能力の評価を行う.
その結果,一度に100 並列以上で解を導出することができ,MX コアの有効性を確認した.
また,Intel PentiumM 1.1GHzと比較した時,同一周波数に換算した場合,最大で1.7 倍の速度向上が得られた. 
(英) We focus on massively parallel processor based on the matrix architecture (MX Core) developed by
Renesas Technology Corp. MX Core realizes highly parallel processing. In this paper, we focus on the parallel
processing and discuss to implement an Ant Colony Optimization (ACO) for MX Core. ACO is one of approximate
means for optimization problem. We evaluate ACO by solving Traveling Salesman Problem (TSP) on MX Core.
We confirmed the effectiveness of MX core. We conpared Intel Pentium M. As aresult, in the case of the same
frequency, 1.7 times were fast.
キーワード (和) 超並列処理 / SIMD / ACO / TSP / / / /  
(英) Massively parallel processing / SIMD / ACO / TSP / / / /  
文献情報 信学技報, vol. 107, no. 276, CPSY2007-26, pp. 13-18, 2007年10月.
資料番号 CPSY2007-26 
発行日 2007-10-18 (CPSY) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード CPSY2007-26

研究会情報
研究会 CPSY  
開催期間 2007-10-25 - 2007-10-26 
開催地(和) 熊本大学 
開催地(英) Kumamoto University 
テーマ(和) 先端的コンピュータシステム技術および一般 
テーマ(英) Advanced Computer Systems, etc. 
講演論文情報の詳細
申込み研究会 CPSY 
会議コード 2007-10-CPSY 
本文の言語 日本語 
タイトル(和) 超並列SIMD型プロセッサMXコアへのアントコロニー最適化法の実装と評価 
サブタイトル(和)  
タイトル(英) An Implementation and evaluation of Ant Colony Optimization for massively parallel SIMD processor MX Core 
サブタイトル(英)  
キーワード(1)(和/英) 超並列処理 / Massively parallel processing  
キーワード(2)(和/英) SIMD / SIMD  
キーワード(3)(和/英) ACO / ACO  
キーワード(4)(和/英) TSP / TSP  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 中野 光臣 / Mitsutaka Nakano / ナカノ ミツタカ
第1著者 所属(和/英) 熊本大学 (略称: 熊本大)
Kumamoto University (略称: Kumamoto Univ)
第2著者 氏名(和/英/ヨミ) 飯田 全広 / Masahiro Iida / イイダ マサヒロ
第2著者 所属(和/英) 熊本大学 (略称: 熊本大)
Kumamoto University (略称: Kumamoto Univ)
第3著者 氏名(和/英/ヨミ) 末吉 敏則 / Toshinori Sueyoshi / スエヨシ トシノリ
第3著者 所属(和/英) 熊本大学 (略称: 熊本大)
Kumamoto University (略称: Kumamoto Univ)
第4著者 氏名(和/英/ヨミ) / /
第4著者 所属(和/英) (略称: )
(略称: )
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2007-10-25 14:20:00 
発表時間 40分 
申込先研究会 CPSY 
資料番号 CPSY2007-26 
巻番号(vol) vol.107 
号番号(no) no.276 
ページ範囲 pp.13-18 
ページ数
発行日 2007-10-18 (CPSY) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会