講演抄録/キーワード |
講演名 |
2007-09-20 16:50
マルチコアプロセッサを用いた並列型パケット処理方式 ○黒澤怜志・三小田 剛・大久保啓示(三菱電機) NS2007-66 |
抄録 |
(和) |
近年インターネットの発展とEthernet の広帯域化により,ネットワークシステムのIPパケット処理に対して,更なる高速化への要求が高まってきている.しかしながら,OS 上でのパケット処理はソフトウェア処理がボトルネックとなり,最短パケット長の場合に1Gbps や10Gbps クラスの高速伝送を実現することは困難である.一方,汎用プロセッサではクロック周波数を高めて,処理性能を上げていくというアプローチが限界を迎えてきたことから,複数のプロセッサコアを搭載することにより高性能化が可能なマルチコアプロセッサが登場している.本稿では,マルチコアプロセッサを用いて,パケット処理を各プロセッサに振分けることで,並列化を実現する手法を提案する.実際に,マルチコアプロセッサを搭載したシステム上での実験を行い,提案手法が有効であることを示した. |
(英) |
Recently, a demand of high-speed IP packet processing is increasing, according to the widespread of the broadband access environment. However, packet processing on the OS is difficult to realize a high-speed transmission with 1Gbps and 10Gbps at shortest packet length. On the other hand, along with the increase of integration degree of semiconductor devices, to overcome the increase of power consumption, the slowdown of improvement of processor effective performance integrated on to a chip, multicore processors have attracted much attention as next-generation microprocessor architecture. In this paper, we propose parallel packet processing using multicore processor. Finally, we show the effectiveness of our proposed method though experiments using multicore processor. |
キーワード |
(和) |
マルチコアプロセッサ / パケット処理 / OS / / / / / |
(英) |
Multicore Processor / Packet processing / OS / / / / / |
文献情報 |
信学技報, vol. 107, no. 221, NS2007-66, pp. 69-72, 2007年9月. |
資料番号 |
NS2007-66 |
発行日 |
2007-09-13 (NS) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
NS2007-66 |
研究会情報 |
研究会 |
NS CS IN |
開催期間 |
2007-09-20 - 2007-09-21 |
開催地(和) |
東北大学 |
開催地(英) |
Tohoku University |
テーマ(和) |
オーバーレイネットワーク,VPN,DDoS,ネットワークセキュリティ,P2P通信,ネットワークソフトウェア,一般 |
テーマ(英) |
Overlay networks, VPN, DDos, network security, p2p communications, network software, etc. |
講演論文情報の詳細 |
申込み研究会 |
NS |
会議コード |
2007-09-NS-CS-IN |
本文の言語 |
日本語 |
タイトル(和) |
マルチコアプロセッサを用いた並列型パケット処理方式 |
サブタイトル(和) |
|
タイトル(英) |
Parallel Packet Processing Method Using MultiCore Processor |
サブタイトル(英) |
|
キーワード(1)(和/英) |
マルチコアプロセッサ / Multicore Processor |
キーワード(2)(和/英) |
パケット処理 / Packet processing |
キーワード(3)(和/英) |
OS / OS |
キーワード(4)(和/英) |
/ |
キーワード(5)(和/英) |
/ |
キーワード(6)(和/英) |
/ |
キーワード(7)(和/英) |
/ |
キーワード(8)(和/英) |
/ |
第1著者 氏名(和/英/ヨミ) |
黒澤 怜志 / Satoshi Kurosawa / クロサワ サトシ |
第1著者 所属(和/英) |
三菱電機 (略称: 三菱電機)
Mitsubishi Electric Corporation (略称: Mitsubishi Electric Co.) |
第2著者 氏名(和/英/ヨミ) |
三小田 剛 / Tsuyoshi Mikoda / ミコダ ツヨシ |
第2著者 所属(和/英) |
三菱電機 (略称: 三菱電機)
Mitsubishi Electric Corporation (略称: Mitsubishi Electric Co.) |
第3著者 氏名(和/英/ヨミ) |
大久保 啓示 / Keiji Okubo / オオクボ ケイジ |
第3著者 所属(和/英) |
三菱電機 (略称: 三菱電機)
Mitsubishi Electric Corporation (略称: Mitsubishi Electric Co.) |
第4著者 氏名(和/英/ヨミ) |
/ / |
第4著者 所属(和/英) |
(略称: )
(略称: ) |
第5著者 氏名(和/英/ヨミ) |
/ / |
第5著者 所属(和/英) |
(略称: )
(略称: ) |
第6著者 氏名(和/英/ヨミ) |
/ / |
第6著者 所属(和/英) |
(略称: )
(略称: ) |
第7著者 氏名(和/英/ヨミ) |
/ / |
第7著者 所属(和/英) |
(略称: )
(略称: ) |
第8著者 氏名(和/英/ヨミ) |
/ / |
第8著者 所属(和/英) |
(略称: )
(略称: ) |
第9著者 氏名(和/英/ヨミ) |
/ / |
第9著者 所属(和/英) |
(略称: )
(略称: ) |
第10著者 氏名(和/英/ヨミ) |
/ / |
第10著者 所属(和/英) |
(略称: )
(略称: ) |
第11著者 氏名(和/英/ヨミ) |
/ / |
第11著者 所属(和/英) |
(略称: )
(略称: ) |
第12著者 氏名(和/英/ヨミ) |
/ / |
第12著者 所属(和/英) |
(略称: )
(略称: ) |
第13著者 氏名(和/英/ヨミ) |
/ / |
第13著者 所属(和/英) |
(略称: )
(略称: ) |
第14著者 氏名(和/英/ヨミ) |
/ / |
第14著者 所属(和/英) |
(略称: )
(略称: ) |
第15著者 氏名(和/英/ヨミ) |
/ / |
第15著者 所属(和/英) |
(略称: )
(略称: ) |
第16著者 氏名(和/英/ヨミ) |
/ / |
第16著者 所属(和/英) |
(略称: )
(略称: ) |
第17著者 氏名(和/英/ヨミ) |
/ / |
第17著者 所属(和/英) |
(略称: )
(略称: ) |
第18著者 氏名(和/英/ヨミ) |
/ / |
第18著者 所属(和/英) |
(略称: )
(略称: ) |
第19著者 氏名(和/英/ヨミ) |
/ / |
第19著者 所属(和/英) |
(略称: )
(略称: ) |
第20著者 氏名(和/英/ヨミ) |
/ / |
第20著者 所属(和/英) |
(略称: )
(略称: ) |
講演者 |
第1著者 |
発表日時 |
2007-09-20 16:50:00 |
発表時間 |
20分 |
申込先研究会 |
NS |
資料番号 |
NS2007-66 |
巻番号(vol) |
vol.107 |
号番号(no) |
no.221 |
ページ範囲 |
pp.69-72 |
ページ数 |
4 |
発行日 |
2007-09-13 (NS) |
|