お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2007-08-23 11:10
マルチ位相PLLを用いた、ローパワーアプリ向けマルチ位相出力レベルシフトシステム
松本秋憲崎山史朗徳永祐介森江隆史道正志郎松下電器SDM2007-146 ICD2007-74 エレソ技報アーカイブへのリンク:SDM2007-146 ICD2007-74
抄録 (和) マルチ位相同期回路(Phase Locked Loop, PLL)出力をモバイルアプリに適用する際の最大課題は、ローパワー化である。それを実現するキーとなる回路は、発振器からの出力信号振幅を電源電圧レベルに変換するレベルシフタである。そこで我々は、マルチ位相出力レベルシフトシステム(M-LS)と呼ぶ、スイッチング時の貫通電流を完全に遮断することができる新規アーキテクチャを考案した。また、位相の高精度化を実現するために、レベルシフタ出力の隣接位相同士を抵抗で接続する、抵抗リングネットワーク(R-Ring)技術を開発した。上記2 つのキー技術により、レベルシフタの消費電流を2uA@123MHz(従来比1/15)に削減し、PLL 全体では1mA@123MHz のローパワー化と、位相DNL 換算で0.5LSB 以下の高精度化を達成した。 
(英) Low power design is essential for mobile application. For a PLL with multiphase outputs, level shifter (LS), which converts oscillator-output-level to that of power supply, consumes much power; hence, we have devised a new architecture called a multiphase-output level shift system (M-LS) which has only three transistors in each LS and cuts off short current perfectly. Moreover, we have connected between the adjacent phases of M-LS with a resistor to improve phase accuracy. The two key techniques mentioned above make power consumption 1/15 of the conventional LS. The PLL consumes about 1mA at 123MHz and accomplishes 63-phase accuracy of 0.5LSB.
キーワード (和) マルチ位相クロック / 位相同期回路 / レベルシフトシステム / ローパワー / 高位相精度 / / /  
(英) Multiphase Clock / PLL / Level Shift System / Low Power / High Phase Accuracy / / /  
文献情報 信学技報, vol. 107, no. 195, ICD2007-74, pp. 29-34, 2007年8月.
資料番号 ICD2007-74 
発行日 2007-08-16 (SDM, ICD) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード SDM2007-146 ICD2007-74 エレソ技報アーカイブへのリンク:SDM2007-146 ICD2007-74

研究会情報
研究会 ICD SDM  
開催期間 2007-08-23 - 2007-08-24 
開催地(和) 北見工業大学 
開催地(英) Kitami Institute of Technology 
テーマ(和) VLSI回路、デバイス技術(高速、低電圧、低消費電力)<オーガナイザ:榎本忠儀(中央大学)> 
テーマ(英) VLSI Circuit and Device Technologies (High Speed, Low Voltage, and Low Power Consumption) 
講演論文情報の詳細
申込み研究会 ICD 
会議コード 2007-08-ICD-SDM 
本文の言語 日本語 
タイトル(和) マルチ位相PLLを用いた、ローパワーアプリ向けマルチ位相出力レベルシフトシステム 
サブタイトル(和)  
タイトル(英) Multiphase-Output Level Shift System used in Multiphase PLL for Low Power Application 
サブタイトル(英)  
キーワード(1)(和/英) マルチ位相クロック / Multiphase Clock  
キーワード(2)(和/英) 位相同期回路 / PLL  
キーワード(3)(和/英) レベルシフトシステム / Level Shift System  
キーワード(4)(和/英) ローパワー / Low Power  
キーワード(5)(和/英) 高位相精度 / High Phase Accuracy  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 松本 秋憲 / Akinori Matsumoto / マツモト アキノリ
第1著者 所属(和/英) 松下電器産業株式会社 (略称: 松下電器)
Matsushita Electric Industrial Co., Ltd. (略称: Matsushita)
第2著者 氏名(和/英/ヨミ) 崎山 史朗 / Shiro Sakiyama / サキヤマ シロウ
第2著者 所属(和/英) 松下電器産業株式会社 (略称: 松下電器)
Matsushita Electric Industrial Co., Ltd. (略称: Matsushita)
第3著者 氏名(和/英/ヨミ) 徳永 祐介 / Yusuke Tokunaga / トクナガ ユウスケ
第3著者 所属(和/英) 松下電器産業株式会社 (略称: 松下電器)
Matsushita Electric Industrial Co., Ltd. (略称: Matsushita)
第4著者 氏名(和/英/ヨミ) 森江 隆史 / Takashi Morie / モリエ タカシ
第4著者 所属(和/英) 松下電器産業株式会社 (略称: 松下電器)
Matsushita Electric Industrial Co., Ltd. (略称: Matsushita)
第5著者 氏名(和/英/ヨミ) 道正 志郎 / Shiro Dosho / ドウショウ シロウ
第5著者 所属(和/英) 松下電器産業株式会社 (略称: 松下電器)
Matsushita Electric Industrial Co., Ltd. (略称: Matsushita)
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2007-08-23 11:10:00 
発表時間 25分 
申込先研究会 ICD 
資料番号 SDM2007-146, ICD2007-74 
巻番号(vol) vol.107 
号番号(no) no.194(SDM), no.195(ICD) 
ページ範囲 pp.29-34 
ページ数
発行日 2007-08-16 (SDM, ICD) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会