お知らせ 研究会の開催と会場に参加される皆様へのお願い(2021年10月開催~)
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2007-05-31 13:45
情報家電用マルチコアSMP実行モードにおけるマルチグレイン並列処理
間瀬正啓馬場大介長山晴美田野裕秋益浦 健宮本孝道白子 準中野啓史木村啓二早大)・亀井達也服部俊洋長谷川 淳ルネサステクノロジ)・伊藤雅樹佐藤真琴内山邦男日立エレソ技報アーカイブへのリンク:ICD2007-21
抄録 (和) 現在,ゲーム,カーナビゲーションシステム,デジタルTV,携帯電話等の情報家電機器を始め,PC からスーパーコンピュータに至る,多くの情報機器でマルチコアプロセッサ採用の動きが進んでいる.本稿では,制約付きC言語で記述されたメディア処理等のプログラムをOSCARマルチグレイン自動並列化コンパイラにより並列化し,NEDO``リアルタイム情報家電用マルチコア技術の研究開発''プロジェクトの一環でOSCAR 標準マルチコアメモリアーキテクチャに基づき株式会社ルネサステクノロジ,株式会社日立製作所により開発されたSH-4A(SH-X3)コアを4 コア集積した情報家電用マルチコアプロセッサRP1 上でSMPモード実行時の性能評価を行った.評価の結果,AACオーディオエンコーダで4コア使用時に1コア使用時の3.34 倍の速度向上が得られた. 
(英) Currently, multicore processors are becoming ubiquitous in various computing domains, namely con-
sumer electronics such as games, car navigation systems and mobile phones, PCs, and supercomputers. This paper
describes parallelization of media processing programs written in restricted C language by OSCAR multigrain parallelizing compiler and SMP processing performance on RP1 4-core SH-4A (SH-X3) multicore processor developed by Renesas Technology Corp. and Hitachi, Ltd. based on standard OSCAR multicore memory architecture as a part of NEDO ``Research and Development of Multicore Technology for Real Time Consumer Electronics Project''. Performance evaluation shows OSCAR compiler achieved 3.34 times speedup using 4 cores against using 1 core for AAC audio encoder.
キーワード (和) マルチコア / マルチグレイン並列処理 / 自動並列化 / コンパイラ / 情報家電 / / /  
(英) Multicore / Multigrain parallel processing / Automatic parallelization / Compiler / Consumer electronics / / /  
文献情報 信学技報, vol. 107, no. 76, ICD2007-21, pp. 25-30, 2007年5月.
資料番号  
発行日 2007-05-24 (ICD) 
ISSN Print edition: ISSN 0913-5685  Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード エレソ技報アーカイブへのリンク:ICD2007-21

研究会情報
研究会 ICD IPSJ-ARC  
開催期間 2007-05-31 - 2007-06-01 
開催地(和) 株式会社富士通研究所 岡田記念ホール 
開催地(英)  
テーマ(和) 集積回路とアーキテクチャの協創~プロセッサ、メモリ、システムLSIおよび一般~<オーガナイザ:井上弘士(九州大学)> 
テーマ(英) Creative Collaboration between Circuit and Architecture: Processor, Memory and SOC 
講演論文情報の詳細
申込み研究会 IPSJ-ARC 
会議コード 2007-05-ICD-IPSJ-ARC 
本文の言語 日本語 
タイトル(和) 情報家電用マルチコアSMP実行モードにおけるマルチグレイン並列処理 
サブタイトル(和)  
タイトル(英) Mutligrain Parallel Processing in SMP Execution Mode on a Multicore for Consumer Electronics 
サブタイトル(英)  
キーワード(1)(和/英) マルチコア / Multicore  
キーワード(2)(和/英) マルチグレイン並列処理 / Multigrain parallel processing  
キーワード(3)(和/英) 自動並列化 / Automatic parallelization  
キーワード(4)(和/英) コンパイラ / Compiler  
キーワード(5)(和/英) 情報家電 / Consumer electronics  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 間瀬 正啓 / Masayoshi Mase / マセ マサヨシ
第1著者 所属(和/英) 早稲田大学 (略称: 早大)
Waseda University (略称: Waseda Univ.)
第2著者 氏名(和/英/ヨミ) 馬場 大介 / Daisuke Baba / ババ ダイスケ
第2著者 所属(和/英) 早稲田大学 (略称: 早大)
Waseda University (略称: Waseda Univ.)
第3著者 氏名(和/英/ヨミ) 長山 晴美 / Harumi Nagayama / ナガヤマ ハルミ
第3著者 所属(和/英) 早稲田大学 (略称: 早大)
Waseda University (略称: Waseda Univ.)
第4著者 氏名(和/英/ヨミ) 田野 裕秋 / Hiroaki Tano / タノ ヒロアキ
第4著者 所属(和/英) 早稲田大学 (略称: 早大)
Waseda University (略称: Waseda Univ.)
第5著者 氏名(和/英/ヨミ) 益浦 健 / Takeshi Masuura / マスウラ タケシ
第5著者 所属(和/英) 早稲田大学 (略称: 早大)
Waseda University (略称: Waseda Univ.)
第6著者 氏名(和/英/ヨミ) 宮本 孝道 / Takamichi Miyamoto / ミヤモト タカミチ
第6著者 所属(和/英) 早稲田大学 (略称: 早大)
Waseda University (略称: Waseda Univ.)
第7著者 氏名(和/英/ヨミ) 白子 準 / Jun Shirako / シラコ ジュン
第7著者 所属(和/英) 早稲田大学 (略称: 早大)
Waseda University (略称: Waseda Univ.)
第8著者 氏名(和/英/ヨミ) 中野 啓史 / Hirofumi Nakano / ナカノ ヒロフミ
第8著者 所属(和/英) 早稲田大学 (略称: 早大)
Waseda University (略称: Waseda Univ.)
第9著者 氏名(和/英/ヨミ) 木村 啓二 / Keiji Kimura / キムラ ケイジ
第9著者 所属(和/英) 早稲田大学 (略称: 早大)
Waseda University (略称: Waseda Univ.)
第10著者 氏名(和/英/ヨミ) 亀井 達也 / Tatsuya Kamei / カメイ タツヤ
第10著者 所属(和/英) 株式会社ルネサステクノロジ (略称: ルネサステクノロジ)
Renesas Technology Corp. (略称: Renesas Technology)
第11著者 氏名(和/英/ヨミ) 服部 俊洋 / Toshihiro Hattori / ハットリ トシヒロ
第11著者 所属(和/英) 株式会社ルネサステクノロジ (略称: ルネサステクノロジ)
Renesas Technology Corp. (略称: Renesas Technology)
第12著者 氏名(和/英/ヨミ) 長谷川 淳 / Atsushi Hasegawa / ハセガワ アツシ
第12著者 所属(和/英) 株式会社ルネサステクノロジ (略称: ルネサステクノロジ)
Renesas Technology Corp. (略称: Renesas Technology)
第13著者 氏名(和/英/ヨミ) 伊藤 雅樹 / Masaki Ito / イトウ マサキ
第13著者 所属(和/英) 株式会社日立製作所 (略称: 日立)
Hitachi Ltd. (略称: Hitachi Ltd.)
第14著者 氏名(和/英/ヨミ) 佐藤 真琴 / Makoto Satoh / サトウ マコト
第14著者 所属(和/英) 株式会社日立製作所 (略称: 日立)
Hitachi Ltd. (略称: Hitachi Ltd.)
第15著者 氏名(和/英/ヨミ) 内山 邦男 / Kunio Uchiyama / ウチヤマ クニオ
第15著者 所属(和/英) 株式会社日立製作所 (略称: 日立)
Hitachi Ltd. (略称: Hitachi Ltd.)
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者
発表日時 2007-05-31 13:45:00 
発表時間 30 
申込先研究会 IPSJ-ARC 
資料番号 IEICE-ICD2007-21 
巻番号(vol) IEICE-107 
号番号(no) no.76 
ページ範囲 pp.25-30 
ページ数 IEICE-6 
発行日 IEICE-ICD-2007-05-24 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会