講演抄録/キーワード |
講演名 |
2006-05-11 14:25
ストカスティック・コンピューティングへのスペクトル変換の導入 山本直也・○藤坂尚登・生岩量久・神尾武司(広島市大) |
抄録 |
(和) |
量子効果デバイスを用いた信号処理にストカスティック・コンピューティングの手法を導入する.より広帯域な信号処理が可能なストカスティック・コンピューティングを目指して,信号に含まれる量子化ノイズの信号帯域(低域)成分を増加させずにノイズ・シェーピングしダウン・サンプリングするための回路と,この回路の出力信号に対してスペクトル分布を維持した状態で算術演算を行う回路を検討した.具体的には,ソーティング機能を持つ論理回路を用いて積分器と量子化器を構成し,これにフィードバック・ループを加えて1次デルタ-シグマ変調器に等価な回路ユニットを構成し,ノイズ・シェーピング回路や算術演算回路に発展させた.回路は量子ドット・セルラーオートマタ (QCA) により構成し,回路の機能は論理シュミレーションとQCA Designerにより確認した. |
(英) |
This paper presents a bit-rate converter and arithmetic circuits for nanoelectronic signal processing systems based on stochastic computing architecture. A bit-rate conversion circuit converts probabilistic high-rate binary signals to low-rate binary signals without increasing quantization noise power in a signal band. Arithmetic circuits operate on the low-rate signals with the noise spectral distribution kept unchanged. Thus, wide-band signals can be processed with the conversion circuits and the arithmetic circuits. We designed these circuits in logic level using simple sorting modules which separate bits of logical "1" and "0". Then, we designed the QCA circuits equivalent to the logic circuits. Coincidental behavior between the circuits built of QCA and logic gates is confirmed by using QCA designer and a logic level simulator. |
キーワード |
(和) |
ストカスティック・コンピューティング / ノイズ・シェーピング / 算術演算回路 / / / / / |
(英) |
stochastic computing / noise shaping / arithmetic circuits / / / / / |
文献情報 |
信学技報, vol. 106, no. 30, NLP2006-5, pp. 21-25, 2006年5月. |
資料番号 |
NLP2006-5 |
発行日 |
2006-05-04 (NLP) |
ISSN |
Print edition: ISSN 0913-5685 |
PDFダウンロード |
|