お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2005-11-30 15:05
粒度可変構造を持つ再構成論理セルを用いた基本演算回路の実装
濱邊直人中山英明尼崎太樹飯田全広末吉敏則熊本大
抄録 (和) 既存のRLDは,算術演算を得意とする粗粒度型と,汎用的な論理回路の実装に適した細粒度型に大別できる.しかし,アプリケーションを既存のRLDに実装する場合,アプリケーションごとに粗粒度向き処理と,細粒度向き処理の割合が異なるため,面積や動作速度の点で効率良く実装できるわけではない.

そこで著者らは,その双方の特長を併せ持つセルアーキテクチャを提案している.提案セルは,粗粒度演算機構として加減算器をベースに,細粒度演算機構として論理の標準形を実装できる構成となっている.これにより,粗粒度方式の高速性,細粒度方式の柔軟性を兼ね備えた実装が可能である.本稿では,提案セルに基本演算回路を実装し,評価を行った.その結果,4入力LUTベースのFPGAに実装した場合と比較し,回路実装に必要となるトランジスタ数を最大50\%削減可能であることを明らかにした. 
(英) We can devide commercially avairable reconfigurable logic devices into two categories by processing data size, one is a coarse-grain architecture and the another is fine-grain architecture.
The coarse-grain architecture excels in arithmetic operation,
and the fine-grain architecture excels in implementation of versatile logical circuit. Since each application contains arithmetic operation at various rates, we cannot implement these in above architectures efficiently.

As a solution for this problem, we propose variable grain logic cell. It can operate both arithmetic operations between coarse-grain and fine-grain efficiently. This paper describes implementation results of function block in variable grain logic cell. Hereby, the number of transistors was reduced by 50\% compared to LUT-based FPGA.
キーワード (和) リコンフィギャラブル・ロジック / 粒度 / / / / / /  
(英) Reconfigurable Logic / grain / / / / / /  
文献情報 信学技報, vol. 105, no. 450, RECONF2005-54, pp. 7-12, 2005年11月.
資料番号 RECONF2005-54 
発行日 2005-11-23 (RECONF) 
ISSN Print edition: ISSN 0913-5685
PDFダウンロード

研究会情報
研究会 RECONF  
開催期間 2005-11-30 - 2005-12-02 
開催地(和) 北九州国際会議場 
開催地(英) Kitakyushu International Conference Center 
テーマ(和) デザインガイア -VLSI設計の新しい大地を考える研究会- 
テーマ(英)  
講演論文情報の詳細
申込み研究会 RECONF 
会議コード 2005-11-RECONF 
本文の言語 日本語 
タイトル(和) 粒度可変構造を持つ再構成論理セルを用いた基本演算回路の実装 
サブタイトル(和)  
タイトル(英) Implementation of Basic Function Blocks for Variable Grain Logic Cell 
サブタイトル(英)  
キーワード(1)(和/英) リコンフィギャラブル・ロジック / Reconfigurable Logic  
キーワード(2)(和/英) 粒度 / grain  
キーワード(3)(和/英) /  
キーワード(4)(和/英) /  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 濱邊 直人 / Naoto Hamabe / ハマベ ナオト
第1著者 所属(和/英) 熊本大学 (略称: 熊本大)
Kumamoto University (略称: Kumamoto Univ.)
第2著者 氏名(和/英/ヨミ) 中山 英明 / Hideaki Nakayama / ナカヤマ ヒデアキ
第2著者 所属(和/英) 熊本大学 (略称: 熊本大)
Kumamoto University (略称: Kumamoto Univ.)
第3著者 氏名(和/英/ヨミ) 尼崎 太樹 / Motoki Amagasaki / アマガサキ モトキ
第3著者 所属(和/英) 熊本大学 (略称: 熊本大)
Kumamoto University (略称: Kumamoto Univ.)
第4著者 氏名(和/英/ヨミ) 飯田 全広 / Masahiro Iida / イイダ マサヒロ
第4著者 所属(和/英) 熊本大学 (略称: 熊本大)
Kumamoto University (略称: Kumamoto Univ.)
第5著者 氏名(和/英/ヨミ) 末吉 敏則 / Toshinori Sueyoshi / スエヨシ トシノリ
第5著者 所属(和/英) 熊本大学 (略称: 熊本大)
Kumamoto University (略称: Kumamoto Univ.)
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2005-11-30 15:05:00 
発表時間 25分 
申込先研究会 RECONF 
資料番号 RECONF2005-54 
巻番号(vol) vol.105 
号番号(no) no.450 
ページ範囲 pp.7-12 
ページ数
発行日 2005-11-23 (RECONF) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会