お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2005-01-28 09:40
改良メトリックを用いた実時間処理MIMO-MLDのFPGA実装および性能評価
関 征永小池俊昭京大)・村田英一東工大)・吉田 進京大)・荒木純道東工大
抄録 (和) MLD(Maximum-Likelihood Detection)はMIMO(Multiple-Input Multiple-Output)の最適受信方式として知られているが,メトリック演算に多くの乗算を要することが問題とされている.本稿では マンハッタンメトリックと相関メトリックの2種の低演算量MLDメトリックを検討し,FPGA上での実装結果を報告する.マンハッタンメトリックは,一般にMLDに用いられる2乗メトリックに比べ若干の特性劣化を招くものの,メトリック演算に乗算を必要としない.また,相関メトリックはアンテナ数に対して指数関数的に増大するとされるメトリック演算に必要な乗算回数を,特性劣化なしでアンテナ数の3乗のオーダーに削減する.これらのメトリックを適用した実時間処理MLD受信機を約200万ゲートのFPGAを用いて試作し,同一FPGA内に実装したMIMO受信信号生成回路によりその性能を評価した.マンハッタンメトリックを用いた場合には約900Mbps,相関メトリックを用いた場合には1Gbpsを超えるデータ処理速度を実現している. 
(英) We developed two types of maximum-likelihood detectors (MLD) for multiple-input multiple-output (MIMO) systems, using an FPGA device. For practical implementations, we introduce two simplified metrics: a Manhattan metric and a correlation metric. The Manhattan metric needs no multiplications, at the cost of slight performance degradation within 1dB. On the other hand, the correlation metric reduces the MLD complexity in multiplications from exponential order to cubic order against the number of antennas, without any performance degradation. The MLD prototypes using the simplified metrics have data processing capability near or over 1Gbps.
キーワード (和) FPGA / MLD / MIMO / 空間多重 / / / /  
(英) FPGA / MLD / MIMO / spatial multiplexing / / / /  
文献情報 信学技報, vol. 104, no. 599, RCS2004-292, pp. 13-18, 2005年1月.
資料番号 RCS2004-292 
発行日 2005-01-21 (CS, RCS) 
ISSN Print edition: ISSN 0913-5685
PDFダウンロード

研究会情報
研究会 RCS CS  
開催期間 2005-01-26 - 2005-01-28 
開催地(和) 琉球大学 
開催地(英) University of the Ryukyus 
テーマ(和) ブロードバンド無線アクセス技術,IPをサポートする無線アクセス技術,光無線システム,無線通信一般,およびRCS/CS各研究会一般テーマ 
テーマ(英) Broadband Wireless Access Techniques, Wireless Access Technologies for IP Networks, Optical Wireless Systems, Wireless Communication Systems, etc. 
講演論文情報の詳細
申込み研究会 RCS 
会議コード 2005-01-RCS-CS 
本文の言語 日本語 
タイトル(和) 改良メトリックを用いた実時間処理MIMO-MLDのFPGA実装および性能評価 
サブタイトル(和)  
タイトル(英) FPGA implementation and performance evaluation of real-time MIMO-MLD usiing simplified metrics 
サブタイトル(英)  
キーワード(1)(和/英) FPGA / FPGA  
キーワード(2)(和/英) MLD / MLD  
キーワード(3)(和/英) MIMO / MIMO  
キーワード(4)(和/英) 空間多重 / spatial multiplexing  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 関 征永 / Yukinaga Seki / セキ ユキナガ
第1著者 所属(和/英) 京都大学 (略称: 京大)
Kyoto University (略称: Kyoto Univ.)
第2著者 氏名(和/英/ヨミ) 小池 俊昭 / Toshiaki Koike / コイケ トシアキ
第2著者 所属(和/英) 京都大学 (略称: 京大)
Kyoto University (略称: Kyoto Univ.)
第3著者 氏名(和/英/ヨミ) 村田 英一 / Hidekazu Murata / ムラタ ヒデカズ
第3著者 所属(和/英) 東京工業大学 (略称: 東工大)
Tokyo Institute of Technology (略称: Tokyo Inst. Tech.)
第4著者 氏名(和/英/ヨミ) 吉田 進 / Susumu Yoshida / ヨシダ ススム
第4著者 所属(和/英) 京都大学 (略称: 京大)
Kyoto University (略称: Kyoto Univ.)
第5著者 氏名(和/英/ヨミ) 荒木 純道 / Kiyomichi Araki / アラキ キヨミチ
第5著者 所属(和/英) 東京工業大学 (略称: 東工大)
Tokyo Institute of Technology (略称: Tokyo Inst. Tech.)
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2005-01-28 09:40:00 
発表時間 20分 
申込先研究会 RCS 
資料番号 CS2004-185, RCS2004-292 
巻番号(vol) vol.104 
号番号(no) no.596(CS), no.599(RCS) 
ページ範囲 pp.13-18 
ページ数
発行日 2005-01-21 (CS, RCS) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会