お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2005-01-19 11:35
通過型高精度 UDP タイムスタンパの開発
町澤朗彦鳥山裕史岩間 司金子明弘NICT
抄録 (和) 片方向遅延はネットワークパフォーマンスを示す重要な指標であるが、ネットワークは非均質であり、パスを構成する区間毎の片方向遅延を計測できるシステムが必要である。本論文では、ネットワーク上の任意の位置に挿入し、通過する UDP パケットに高精度なタイムスタンプを逐次挿入する、全く新しい専用ハードウェア(PUTS: cascadable Passing through precision UDP Time-Stamping device)を開発したので報告する。本装置を用いることにより、プローブとデータ収集を同時に行えるため、複数区間毎の片方向遅延時間を、リアルタイムかつ容易に計測することが可能である。PUTS のタイムスタンプは高精度(解像度 4ナノ秒)であり、10GbE でもワイヤレートを実現する。 
(英) One-Way delay is a key metric in data network performance. Piecewise measurement is required because network is heterogeneous. This article presents a revolutionary dedicated hardware time-stamper, PUTS (cascadable Passing through precision UDP Time-Stamping device), which is inserted into network and overwrites UDP payload data with timestamps. It makes possible to simultaneous probing and data gathering for realtime measurement. The resolution of PUTS time-stamp is 4 nsec and PUTS can handle wire speed on 10GbE.
キーワード (和) 高精度タイムスタンプ / 区分的片方向遅延 / アクティブ計測 / カットスルー / FPGA / / /  
(英) precision time-stamp / piecewise one-way delay / active measurement / cut through / FPGA / / /  
文献情報 信学技報, vol. 104, no. 554, IA2004-25, pp. 39-44, 2005年1月.
資料番号 IA2004-25 
発行日 2005-01-12 (MoMuC, IA) 
ISSN Print edition: ISSN 0913-5685
PDFダウンロード

研究会情報
研究会 IA MoNA  
開催期間 2005-01-19 - 2005-01-19 
開催地(和) 大阪大学中之島センター 
開催地(英) Osaka University Nakanoshima Center 
テーマ(和) モバイルとインターネットの融合,一般 (JGNシンポジウム共催) 
テーマ(英) Fusion of Mobile and Internet, etc. 
講演論文情報の詳細
申込み研究会 IA 
会議コード 2005-01-IA-MoMuC 
本文の言語 日本語 
タイトル(和) 通過型高精度 UDP タイムスタンパの開発 
サブタイトル(和)  
タイトル(英) Development of a Passing Through UDP Time-Stamper 
サブタイトル(英)  
キーワード(1)(和/英) 高精度タイムスタンプ / precision time-stamp  
キーワード(2)(和/英) 区分的片方向遅延 / piecewise one-way delay  
キーワード(3)(和/英) アクティブ計測 / active measurement  
キーワード(4)(和/英) カットスルー / cut through  
キーワード(5)(和/英) FPGA / FPGA  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 町澤 朗彦 / Akihiko Machizawa / マチザワアキヒコ
第1著者 所属(和/英) 情報通信研究機構 (略称: NICT)
National Institute of Information and Communications Technology (略称: NICT)
第2著者 氏名(和/英/ヨミ) 鳥山 裕史 / Hiroshi Toriyama / トリヤマヒロシ
第2著者 所属(和/英) 情報通信研究機構 (略称: NICT)
National Institute of Information and Communications Technology (略称: NICT)
第3著者 氏名(和/英/ヨミ) 岩間 司 / Tukasa Iwama / イワマツカサ
第3著者 所属(和/英) 情報通信研究機構 (略称: NICT)
National Institute of Information and Communications Technology (略称: NICT)
第4著者 氏名(和/英/ヨミ) 金子 明弘 / Akihiro Kaneko / カネコアキヒロ
第4著者 所属(和/英) 情報通信研究機構 (略称: NICT)
National Institute of Information and Communications Technology (略称: NICT)
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2005-01-19 11:35:00 
発表時間 25分 
申込先研究会 IA 
資料番号 MoMuC2004-94, IA2004-25 
巻番号(vol) vol.104 
号番号(no) no.553(MoMuC), no.554(IA) 
ページ範囲 pp.39-44 
ページ数
発行日 2005-01-12 (MoMuC, IA) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会