電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
技報オンライン
‥‥ (ESS/通ソ/エレソ/ISS)
技報アーカイブ
‥‥ (エレソ/通ソ)
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2004-10-01 11:20
Shielded via structures for high-speed printed circuit boards
Taras KushtaKaoru NaritaNEC
抄録 (和) 信号ビアと接地ビアによって形成されるシールドビア構造は、多層プリント基板層内の回路配線で高速データ伝送を実現するための重要な垂直遷移を提供する。この垂直遷移は漏れ損失が小さく、良く確定された特性インピーダンスを有することを特徴とする。本稿では、信号ビアを取り囲む接地ビアの配列が円形と矩形のシールドビア構造に関しての研究結果、特に、特性インピーダンスに影響する要因を研究した結果を示す。また、12層プリント基板に形成された垂直遷移の20GHzまでの数値解析結果、測定結果を示し、シールドビア内での電磁現象を説明する物理モデルについての考察を行う。 
(英) Shielded via structures formed by signal and ground vias jointly are an important type of vertical transitions providing high-speed data transmission in interconnected circuits embedded in multilayer printed circuit boards (PCBs). These vertical transitions have low leakage losses and well-defined characteristic impedance. In our paper we present study of shielded via structures with round and square arrangements of ground vias surrounding the signal via. Factors effecting on the characteristic impedance of the structures are shown. In particular, numerical and measurement results for vertical transitions in a 12-conductor-layer PCB are presented in the frequency band up to 20GHz and a physical model explaining electromagnetic phenomena in the shielded via structures based on these results are given.
キーワード (和) 電磁干渉 / ビア / 多層プリント基板 / シールド / / / /  
(英) Electromagnetic Interference / Vias / Multilayer Printed Circuit Boards / Shielding / / / /  
文献情報 信学技報, vol. 104, no. 328, EMCJ2004-60, pp. 29-34, 2004年10月.
資料番号 EMCJ2004-60 
発行日 2004-09-24 (EMCJ) 
ISSN Print edition: ISSN 0913-5685  Online edition: ISSN 2432-6380
PDFダウンロード

研究会情報
研究会 EMCJ  
開催期間 2004-10-01 - 2004-10-01 
開催地(和) 国際電気通信基礎技術研究所 
開催地(英)  
テーマ(和) 通信EMC/一般 
テーマ(英)  
講演論文情報の詳細
申込み研究会 EMCJ 
会議コード 2004-10-EMCJ 
本文の言語 英語 
タイトル(和)  
サブタイトル(和)  
タイトル(英) Shielded via structures for high-speed printed circuit boards 
サブタイトル(英)  
キーワード(1)(和/英) 電磁干渉 / Electromagnetic Interference  
キーワード(2)(和/英) ビア / Vias  
キーワード(3)(和/英) 多層プリント基板 / Multilayer Printed Circuit Boards  
キーワード(4)(和/英) シールド / Shielding  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) Taras Kushta / Taras Kushta /
第1著者 所属(和/英) 日本電気株式会社 (略称: NEC)
NEC Corporation (略称: NEC)
第2著者 氏名(和/英/ヨミ) 成田 薫 / Kaoru Narita /
第2著者 所属(和/英) 日本電気株式会社 (略称: NEC)
NEC Corporation (略称: NEC)
第3著者 氏名(和/英/ヨミ) / /
第3著者 所属(和/英) (略称: )
(略称: )
第4著者 氏名(和/英/ヨミ) / /
第4著者 所属(和/英) (略称: )
(略称: )
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者
発表日時 2004-10-01 11:20:00 
発表時間 25 
申込先研究会 EMCJ 
資料番号 IEICE-EMCJ2004-60 
巻番号(vol) IEICE-104 
号番号(no) no.328 
ページ範囲 pp.29-34 
ページ数 IEICE-6 
発行日 IEICE-EMCJ-2004-09-24 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会