電子情報通信学会技術研究報告

Online edition: ISSN 2432-6380

Volume 120, Number 400

VLSI設計技術

開催日 2021-03-03 - 2021-03-04 / 発行日 2021-02-24

[PREV] [NEXT]

[TOP] | [2017] | [2018] | [2019] | [2020] | [2021] | [2022] | [2023] | [Japanese] / [English]

[PROGRAM] [BULK PDF DOWNLOAD]


目次

VLD2020-67
ディープラーニングモデルのMRAM格納時におけるApproximate Computingを用いたエネルギー削減手法
○小野義基・宇佐美公良(芝浦工大)
pp. 1 - 6

VLD2020-68
Evaluation on Approximate Multiplier for CNN Calculation
○Yuechuan Zhang・Masahiro Fujita・Takashi Matsumoto(UTokyo)
pp. 7 - 12

VLD2020-69
FPGA向けDeep Neural Network推論回路の性能と回路規模見積もり
○山本 亮・岩河秀知・小川吉大(三菱電機)
pp. 13 - 17

VLD2020-70
正確なハードウェアエミュレーションのための量子化DNNライブラリの開発
○木山真人・中原康宏・尼崎太樹・飯田全広(熊本大)
pp. 18 - 23

VLD2020-71
[記念講演]Scheduling Sparse Matrix-Vector Multiplication onto Parallel Communication Architecture
○Mingfei Yu・Ruitao Gao・Masahiro Fujita(Univ. Tokyo)
pp. 24 - 29

VLD2020-72
[記念講演]Mode-wise Voltage-scalable Design with Activation-aware Slack Assignment for Energy Minimization
○TaiYu Cheng(Osaka Univ.)・Yutaka Masuda(Nagoya Univ.)・Jun Nagayama・Yoichi Momiyama(Socionext Inc.)・Jun Chen・Masanori Hashimoto(Osaka Univ.)
p. 30

VLD2020-73
[記念講演]Dynamical Decomposition and Mapping of MPMCT Gates to Nearest Neighbor Architectures
○Atsushi Matsuo・Wakaki Hattori・Shigeru Yamashita(Ritsumeikan University)
p. 31

VLD2020-74
太陽電池混載チップでのCMOS互換回路による電源電圧変動に頑強な温度センサの測定
○室原脩人・坂野達也・木村知也・今川隆司・越智裕之(立命館大)
pp. 32 - 37

VLD2020-75
RTOS利用システムのフルハードウェア化におけるサービス処理機能の集約
○六車伊織・石浦菜岐佐・安堂拓也(関西学院大)・冨山宏之(立命館大)・神原弘之(京都高度技研)
pp. 38 - 43

VLD2020-76
可変並列度タスクの動的スケジューリングアルゴリズム
○疋田拓万・西川広記・冨山宏之(立命館大)
pp. 44 - 49

VLD2020-77
半導体チップに潜むハードウェアトロージャンを見つけ出す高効率シミュレーション手法
○安田一樹・門田和樹・中川大地・眞柴 将・三木拓司・永田 真(神戸大)
pp. 50 - 54

VLD2020-78
樹脂へのホログラム転写によるチップ移植攻撃への対策
○須藤 嵩・菅原 健(電通大)
pp. 55 - 60

VLD2020-79
低消費エネルギーな組み込みマルチコアプロセッサの設計空間探索
○小名木さゆり・原 祐子(東工大)
pp. 61 - 66

VLD2020-80
精度可変な近似計算回路の高位合成
○白根健太・西川広記・孔 祥博・冨山宏之(立命館大)
pp. 67 - 72

VLD2020-81
積層型3次元LSIのための3次元モジュール配置の一手法
○野口智博・ヒンダーウィ オムラン・金子峰雄(北陸先端大)
pp. 73 - 78

VLD2020-82
CMOSイメージセンサPUFにおける高効率レスポンス生成回路の設計
○青木雅典・大倉俊介・白畑正芳・藤野 毅(立命館大)
pp. 79 - 84

VLD2020-83
Tweakableブロック暗号を用いた低遅延メモリ保護方式とそのハードウェア設計
○小田麻矢・上野 嶺・本間尚文(東北大)・井上明子・峯松一彦(NEC)
pp. 85 - 90

VLD2020-84
線形写像の最適化による高効率AES S-Boxハードウェアの設計と評価
○中嶋彩乃・上野 嶺・本間尚文(東北大)
pp. 91 - 96

VLD2020-85
楕円曲線ディジタル署名チップを用いたマルチノードIoTシステムにおけるデータ真正性の検証実験
○高橋佑弥・松丸琢弥・門田和樹(神戸大)・佐藤俊寛・沖殿貴明(電子商取引安全技研組合)・三木拓司・三浦典之・永田 真(神戸大)
pp. 97 - 101

VLD2020-86
高位合成による軽量暗号ChaskeyのFPGA実装およびサイドチャネル攻撃耐性の評価
○稲垣沙耶・楊 明宇(東工大)・李 陽・崎山一男(電通大)・原 祐子(東工大)
pp. 102 - 107

VLD2020-87
低遅延実装のMidori128に対する電力解析攻撃とその評価
○竹本 修・池崎良哉・野崎佑典・吉川雅弥(名城大)
pp. 108 - 113

VLD2020-88
自動車向けIDS技術に関する調査
○松下綾香・大久保隆夫(情報セキュリティ大)
pp. 114 - 119

VLD2020-89
IoTクラウドサービスに対するローカル攻撃の安全性評価に関する研究
○石田 真・菅原 健(電通大)
pp. 120 - 125

VLD2020-90
複数の漏えい周波数に着目した高解像度ディスプレイからの画面情報復元に関する検討
○荒井公寛・藤本大介・林 優一(奈良先端大)
pp. 126 - 129

VLD2020-91
設置環境の異なるスマートスピーカーからの電磁的情報漏えい評価と対策
○福嶋章悟・藤本大介・林 優一(奈良先端大)
pp. 130 - 135

注: 本技術報告は査読を経ていない技術報告であり,推敲を加えられていずれかの場に発表されることがあります.


IEICE / 電子情報通信学会