No |
114666 |
標題(和) |
Pushout Bufferによる交換遅延抑制制御の性能評価 |
標題(英) |
Performance Evaluation of Cell Delay Reduction Control using Pushout Buffer Switch |
研究会名(和) |
交換システム; 情報ネットワーク; 通信方式 |
研究会名(英) |
Switching Systems Engineering; Information Networks; Communication Systems |
開催年月日 |
1999-09-27 |
終了年月日 |
1999-09-28 |
会議種別コード |
2 |
共催団体名(和) |
|
資料番号 |
SSE99-70,IN99-51,CS99-92 |
抄録(和) |
ATMスイッチでは、一般に競合制御のため、内部のバッファにおいて待ち合わせを行う。多段接続のATMスイッチでは、交換遅延が累積し大きな値になる場合がある。本研究では、交換遅延の抑制制御方法として、前段までの交換遅延の大きさによってセルに優先順位をつけ、セル遅延の大きいものほど各スイッチにおける優先度が高い処理を行うBuffer制御形態(Pushout Buffer方式)を用いシミュレーションによりその効果を明らかにする。ATMスイッチが空間的に離れている場合には、遅延情報の転送方式が必要となるが、今回は、制御に必要なセルの遅延情報を正確に転送できるという前提のもとに、遅延の抑制制御の性能を評価する。 |
抄録(英) |
This paper evaluates the performance of cell delay reduction control using pushout buffer switch. The pushout buffer uses the accumulated cell delay in the arriving cells as the priority measure in cell forwarding process at each switching stage. The simulation results include average delay, delay variance, 99.9% delay, and autocorrelation of delay. The authors reveals that the proposed techinque enables to efficiently reduce the end-to-end cell delay in multistage switching network. |
収録資料名(和) |
電子情報通信学会技術研究報告 |
収録資料の巻号 |
Vol.99 No.333,334,335,336,337,338 |
ページ開始 |
57 |
ページ終了 |
62 |
キーワード(和) |
相関係数 |
キーワード(英) |
autocorrelation |
本文の言語 |
JPN |
著者(和) |
北見徳廣 |
著者(ヨミ) |
キタミトクヒロ |
著者(英) |
Kitami Tokuhiro |
所属機関(和) |
明治大学理工学部電子通信工学科 |
所属機関(英) |
Department of Electronics and Communications, School of Science and Engineering, Meiji University |
著者(和) |
桃井保典 |
著者(ヨミ) |
モモイヤスノリ |
著者(英) |
Momoi Yasunori |
所属機関(和) |
明治大学理工学部電子通信工学科 |
所属機関(英) |
Department of Electronics and Communications, School of Science and Engineering, Meiji University |