お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

集積回路研究会 (ICD)  (検索条件: 2005年度)

[集積回路研究会ホームページへ] 
講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・昇順)
 254件中 1~200件目  /  [次ページ]  
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
ICD 2005-04-14
09:00
福岡 福岡システムLSI 総合開発センター 低電圧時の安定高速動作を実現するノイズマージンフリーSRAM技術
武田晃一萩原靖彦NEC)・相本代志治NECエレクトロニクス)・野村昌弘中澤陽悦NEC)・石井利生小畑弘之NECエレクトロニクス
今後の微細化に伴うバラツキの増大によって、SRAMの読み出しノイズマージンと書き込みマージンとが共に減少し、通常の電源電... [more] ICD2005-1
pp.1-6
ICD 2005-04-14
09:30
福岡 福岡システムLSI 総合開発センター 書き込みマージンを増加させた低電力SoC向け混載SRAM
山岡雅直日立)・前田徳章ルネサステクノロジ)・篠崎義弘日立超LSIシステムズ)・島崎靖久新居浩二島田 茂柳沢一正ルネサステクノロジ)・河原尊之日立
低電力SoCの消費電力はモバイル機器の電池寿命に大きく影響する。現在のSoCは多くのSRAMモジュールを混載しており、S... [more] ICD2005-2
pp.7-12
ICD 2005-04-14
10:00
福岡 福岡システムLSI 総合開発センター A 256Mb Synchronous Burst DDR SRAM using Single-crystal Silicon Thin Film Transisitor (SSTFT) SRAM cell
Youngho SuhHyouyoun NamYoungdae LeeHungiun AnSangbeom KangByunggil ChoiHoon LimChoongkeun KwakHyunguen ByunSamsung
 [more] ICD2005-3
pp.13-17
ICD 2005-04-14
10:40
福岡 福岡システムLSI 総合開発センター [招待講演]ナノスケール時代のDRAM ~ 非1T1Cアプローチ ~
石井智之日立
ナノスケール時代に向けた種々のAM技術を紹介する。1T1C DRAMは安定動作の観点からはSRAMよりもスケーラビリティ... [more] ICD2005-4
pp.19-22
ICD 2005-04-14
11:40
福岡 福岡システムLSI 総合開発センター SOI上の1Tゲインセル(FBC)を用いた128MビットDRAM
大澤 隆藤田勝之初田幸輔東芝)・東 知輝東芝マイクロエレクトロニクス)・森門六月生南 良博篠 智彰中島博臣井納和美浜本毅司渡辺重佳東芝
SOI上のキャパシタレスDRAMセル、あるいはFloating Body Cell(FBC)と呼ばれているセルを使った1... [more] ICD2005-5
pp.23-28
ICD 2005-04-14
13:00
福岡 福岡システムLSI 総合開発センター [招待講演]デジタル家電向け混載メモリの現状と将来展望 ~ SoCの構造改革に向けたチャレンジ ~
山内寛行松下電器
本論文では、デジタル家電向けシステムLSI用の混載メモリを、実例に基づき分類し、それぞれの現状と将来展望を簡単に述べる。... [more] ICD2005-6
pp.29-34
ICD 2005-04-14
14:00
福岡 福岡システムLSI 総合開発センター A 196-mm2, 2-Gb DDR2 SDRAM using an 80-nm Triple Metal Technology
Jeong Hoon kookKyehyun KyungChiwook KimJaeyoung LeeSamsung
 [more] ICD2005-7
pp.35-36
ICD 2005-04-14
14:30
福岡 福岡システムLSI 総合開発センター [招待講演]ギガビット時代のDRAM設計における統計的手法導入の提案
関口知紀秋山 悟日立)・梶谷一彦エルピーダメモリ)・半澤 悟竹村理一郎河原尊之日立
今回提案するメモリーアレー協調設計手法では、複数のデバイスばらつきによる信号劣化を統計的に考慮してDRAMアレーのS/N... [more] ICD2005-8
pp.37-42
ICD 2005-04-14
15:15
福岡 福岡システムLSI 総合開発センター Improved write methods for 64Mb Phase-change Random Access Memory (PRAM)
Hyung-rok OhBeak-hyung ChoWoo Yeong ChoSangbeom KangByung-gil ChoiHye-jin KimKi-sung KimDu-eung KimChoong-keun KwakHyun-geun ByunGi-tae JeongHong-sik JeongKinam KimSamsung
 [more] ICD2005-9
pp.43-45
ICD 2005-04-14
15:45
福岡 福岡システムLSI 総合開発センター 70nm 8ギガビットNANDフラッシュメモリの設計
阿部 巧原 毅彦福田浩一金澤一久柴田 昇細野浩司前嶋 洋中川道雄小島正嗣藤生政樹竹内義昭雨宮和美師岡 翠東芝)・亀井輝彦那須弘明サンディスク
 [more] ICD2005-10
pp.47-52
ICD 2005-04-14
16:15
福岡 福岡システムLSI 総合開発センター 多値高速書込み性能10MB/sを実現する4ギガビットAG-ANDフラッシュメモリ
倉田英明笹子佳孝大津賀一雄有金 剛河村哲史小林 孝久米 均日立)・本間和樹小堺健司野田敏史伊藤輝彦清水雅裕池田良広土屋 修古沢和則ルネサステクノロジ
多値高速書込みを実現する4ギガビットAG-AND型フラッシュメモリを90nmプロセスを用いて開発した。反転層をビット線と... [more] ICD2005-11
pp.53-58
ICD 2005-04-14
19:00
福岡 福岡システムLSI 総合開発センター [パネル討論] デジタルコンシューマ時代に向けたメモリ技術
佐藤克之エルピーダメモリ)・山内寛行松下電器)・沼田健二東芝)・赤沢 隆ルネサステクノロジ)・片山泰尚日本IBM
 [more] ICD2005-12
p.59
ICD 2005-04-15
10:30
福岡 福岡システムLSI 総合開発センター 低電圧・高速動作を実現した1.2V単一動作の130nm混載向け1Mbit MRAMコア
辻 高晴ルネサステクノロジ)・谷崎弘晃ルネサスデバイスデザイン)・石川正敏大谷 順山口雄一郎上野修一大石 司日高秀人ルネサステクノロジ
MRAM (Magnetic Random Access Memory) は無制限の書き換え/読み出し回数による高信頼性... [more] ICD2005-13
pp.1-6
ICD 2005-04-15
11:00
福岡 福岡システムLSI 総合開発センター 高密度低消費電力FeRAMメモリセルアーキテクチャー
三木 隆平野博茂坂上雅彦中熊哲治山岡邦吏岩成俊一村久木康夫五寳 靖藤井英治松下電器
 [more] ICD2005-14
pp.7-12
ICD 2005-04-15
11:30
福岡 福岡システムLSI 総合開発センター 高速大容量混載 DRAM Pre-Fuse Wafer-Level テストのための Burst-Cycle Data圧縮方式
福田 良小林謙二東芝)・赤松正志開発 実田村 淳谷口一雄ソニー)・渡辺陽二東芝
高速大容量混載DRAM Pre-Fuse Wafer Level テストのためのBurst-Cycle Data 圧縮方... [more] ICD2005-15
pp.13-17
ICD 2005-04-15
13:00
福岡 福岡システムLSI 総合開発センター 1.5nsアクセス時間0.25μm CMOS/SIMOX SRAMマクロセル ~ デュアルワード線による高速化と低電力化 ~
柴田信太郎石原隆子NTT)・栗田茂弘沖山秀臣NEL
内蔵キャッシュメモリ等の小規模SRAMに適用可能な高速かつ低消費電力な回路技術を開発した。メモリセルのデータ入力ポートと... [more] ICD2005-16
pp.19-24
ICD 2005-04-15
13:30
福岡 福岡システムLSI 総合開発センター バンク型多ポートメモリによる並列プロセッサ用キャッシュメモリの設計
上口 光朱 兆旻広島大)・平川 泰広島市大)・マタウシュ ハンス ユルゲン小出哲士広島大)・弘中哲夫谷川一哉広島市大
 [more] ICD2005-17
pp.25-30
ICD 2005-04-15
14:00
福岡 福岡システムLSI 総合開発センター 電荷収集と寄生バイポーラ効果を考慮したSRAMの中性子ソフトエラー解析
長田健一日立)・北井直樹日立超LSIシステムズ)・蒲原史朗ルネサステクノロジ)・河原尊之日立
α線や中性子線によって生じるSRAMセルのソフトエラーについて解析した.SRAMのクロスカップルインバータの帰還作用をデ... [more] ICD2005-18
pp.31-36
ICD 2005-04-15
14:30
福岡 福岡システムLSI 総合開発センター 中性子ソフトエラーシミュレーションの新展開
上村大樹戸坂義春芦澤芳夫岡 秀樹佐藤成生富士通研
近年、LSIのソフトエラーに対する危惧が再び高まりつつある。これはメモリだけでなくロジックのソフトエラーも問題になり始め... [more] ICD2005-19
pp.37-42
ICD 2005-05-26
10:00
兵庫 神戸大学 動画像符号化動きベクトル検出のための低消費電力シストリックアレイアーキテクチャの研究
宮越純一村地勇一郎神戸大)・浜野康司松野哲郎深山正幸吉本雅彦金沢大
(事前公開アブストラクト) 現在,多くの符号化規格がブロックマッチングによる動き検出を行っている。高精細,高画質を要求す... [more] ICD2005-20
pp.1-6
ICD 2005-05-26
10:30
兵庫 神戸大学 CMOS 90nm製造プロセスにおける組み込み型シングルチップマルチプロセッサの実現
川崎健一塩田哲義川辺幸仁柴本 亘佐藤厚志橋本鉄太郎松村宗明岡野 廣早川文彦多湖真一郎中村泰基富士通研)・三宅英雄富士通LSIテクノロジ)・須賀敦浩高橋宏政井上淳樹富士通研
最高演算性能が 51.2GOPS、1GB/sのデータ転送を行えるシングルチップマルチプロセッサの製造に成功した。製品実測... [more] ICD2005-21
pp.7-12
ICD 2005-05-26
11:00
兵庫 神戸大学 モジュールの電圧/周波数を動的に制御したH.264/MPEG-4 Audio/Visual Codec LSI
北庄良行藤吉敏英白武慎一郎西川剛志濱田基嗣原 浩幸藤田哲也羽鳥文敏島澤貴美村方正美南 文裕河邉直之北原 健高橋真史大脇幸人東芝
CIF 15fpsのエンコード能力をもつ、低消費電力のMPEG-4映像・音声・通信統合LSIを0.13um 5M CMO... [more] ICD2005-22
pp.13-18
ICD 2005-05-26
11:30
兵庫 神戸大学 二重ワード線と二重ビット線構造を用いた3次元積層シート型スキャナ
川口 博伊庭信吾加藤祐作関谷 毅染谷隆夫桜井貴康東大
有機FETシートと有機光ダイオードシートを3次元実装することにより,シート型スキャナに二重ワード線二重ビット線構造を実装... [more] ICD2005-23
pp.19-21
ICD 2005-05-26
13:00
兵庫 神戸大学 ΔΣPLL送信機用ループ帯域校正システム
赤峰幸徳川辺 学堀 一行岡崎孝男日立)・ナイジェル トルソン笠原真澄ルネサステクノロジ)・田中 聡日立
低電力化で優位なΔΣPLL送信機において、ループ帯域のバラツキは大きな課題となる。そこで、本報告では、ループ帯域を高速か... [more] ICD2005-24
pp.23-28
ICD 2005-05-26
13:30
兵庫 神戸大学 可変利得および受動素子による位相補償を用いた1.2V電源3.5mW動作ΔΣAD変換器
長井利明佐藤弘幸山崎 博渡邊 祐富士通
(事前公開アブストラクト) 地上デジタル放送(ISDB-T、ISDBT-SB)のチューナ用の連続時間ΔΣAD変換器を作成... [more] ICD2005-25
pp.29-33
ICD 2005-05-26
14:00
兵庫 神戸大学 磁気パターン計測に基づく10ビットCMOSロータリエンコーダ
中野和洋静岡大)・高橋 亨永野佳孝NTN)・川人祥二静岡大
磁気パターン計測に基づくCMOS磁気ロータリエンコーダシステムを1チップで実現した。センサチップは、0.25$\mu m... [more] ICD2005-26
pp.35-40
ICD 2005-05-26
14:30
兵庫 神戸大学 列並列12ビットサイクリックA/D変換器を集積化した複数回露光広ダイナミックレンジCMOSイメージセンサ
佐々木正明仙台電波高専)・間瀬光人川人祥二静岡大)・若森康男ヤマハ
高速信号読み出しに基づくバースト読み出しにより,1フレーム期間内に露光時間の異なる複数枚の画像を読み出すことができる,広... [more] ICD2005-27
pp.41-46
ICD 2005-05-27
10:00
兵庫 神戸大学 0.13μm CMOSを用いた10Gb/sバースト対応CDR IC
野河正史西村和好木村俊二吉田智暁川村智明富樫 稔雲崎清美大友祐輔NTT
将来の超高速なパケットベースネットワークへの適用を目指し、10Gb/sで動作するバースト伝送対応CDR ICを0.13$... [more] ICD2005-28
pp.1-5
ICD 2005-05-27
10:30
兵庫 神戸大学 1.25Gb/s PON用高速応答バースト光受信IC
中村 誠今井祐記楳田洋太郎遠藤 潤赤津祐史NTT
ギガビット級PONシステムはFTTHシステムの大容量・低コスト化に有望であるが、装置を共有するためOLTはバースト状のパ... [more] ICD2005-29
pp.7-11
ICD 2005-05-27
11:00
兵庫 神戸大学 オーバーサンプル・エッジイコライズ技術による12Gb/sデュオ・バイナリ伝送
山口晃一須永和久帰山隼一根立貴章高宮 真野瀬浩一中川源洋NEC)・菅原光俊NECエレクトロニクス アメリカ)・深石宗生NEC
符号間干渉を許容することで高速伝送を実現する、デュオ・バイナリ(Duobinary)伝送方式を用いたSerDes伝送技術... [more] ICD2005-30
pp.13-18
ICD 2005-05-27
11:30
兵庫 神戸大学 95OMHz帯センサーネットワーク用無線給電整流器の開発
梅田俊之吉田 弘関根秀一藤田由美鈴木琢治大高章二東芝
ユビキタスセンサーネットワーク用無線通信端末としてRF タグを利用するために、通信距離10mの範囲でのRFタグへ電源パワ... [more] ICD2005-31
pp.19-24
ICD 2005-05-27
13:00
兵庫 神戸大学 シングルチップSi-LDMOSによるGSM用パワーアンプ
清水敏彦松永良国櫻井 智ルネサステクノロジ)・吉田 功ATN)・堀田正生武蔵工大
クアッドバンド対応の欧州携帯電話(GSM)向けのパワーアンプを、整合回路と全ての制御回路をオンチップ集積化したチップサイ... [more] ICD2005-32
pp.25-29
ICD 2005-05-27
13:30
兵庫 神戸大学 1チップに集積化されたステレオΔΣ D級アンプ
Eric Gaalaas劉 洋・○西村直哲アナログデバイセズ
(事前公開アブストラクト) A 2x40W integrated stereo sigma-delta class D ... [more] ICD2005-33
pp.31-34
ICD 2005-05-27
14:00
兵庫 神戸大学 0.18μm 102dB-SNR Mixed CT SC オーディオ ΔΣ ADC
Paul MorrowMaria ChamarroColin LydenPablo Venturaアナログデバイセズ)・Andrew Aboテレジェントシステムズ)・○又村 敦Mike-D KeaneRichard O'BrienNiall McGuinnessPaschal MinogueMartin McGranaghanJohan ManssonIvan Ryanアナログデバイセズ
(事前公開アブストラクト) A 2nd-order mixed CT SC delta-sigma modulator ... [more] ICD2005-34
pp.35-38
ICD 2005-05-27
14:30
兵庫 神戸大学 フラクショナルPLLを用いたスプレッドスペクトラムクロック発生器
川本高司小久保 優大島 俊日立)・能登隆行鈴木正人鈴木成行早坂 隆高橋智明笠井 淳ルネサステクノロジ
EMI対策として注目されるスプレッドスペクトラムクロック発生器(SSCG)を,シリアルATA用に試作した.フラクショナル... [more] ICD2005-35
pp.39-44
ICD 2005-05-27
15:10
兵庫 神戸大学 195Gb/s 1.2W 電力制御機能付き3次元積層型誘導結合無線超配線
三浦典之溝口大介・○井上眞梨慶大)・桜井貴康東大)・黒田忠広慶大
4層積層相当のチップ間において,誘導結合無線通信を用いて195Gb/sのデータレートを達成した.1チップに195個の送受... [more] ICD2005-36
pp.45-50
ICD 2005-05-27
15:40
兵庫 神戸大学 ハイパーブレイン実現を目指した無線インタコネクションを用いた三次元集積技術
岩田 穆佐々木 守吉川公麿亀田成司安藤博士木本健太郎有薗大介角南英夫広島大
(事前公開アブストラクト) インダクタ対の共振電磁結合無線インタコネクションと集積化アンテナによる電磁波伝搬による無線チ... [more] ICD2005-37
pp.51-56
ICD 2005-05-27
16:10
兵庫 神戸大学 リファレンスクロックを必要としないプログラム可能なオンチップジッタ測定回路
一山清隆石田雅裕山口隆弘アドバンテスト研)・マニ ソーマワシントン大)・須田昌克岡安俊幸渡邊大輔山本和弘アドバンテスト
リファレンスクロックを必要としない新しいオンチップジッタ測定回路を提案する.提案回路は,可変遅延回路,インターリーブ方式... [more] ICD2005-38
pp.57-60
ICD 2005-05-27
16:40
兵庫 神戸大学 1GHzデジタル回路の基板雑音評価
深澤光弥永田 真神戸大)・濱西直之塩地正純飯田哲也東芝)・渡邊淳一郎東芝情報システム)・村坂佳隆岩田 穆エイアールテック
(事前公開アブストラクト) 90nm CMOS 1.2Vスタンダードセルで構成したデジタル回路の基板雑音の評価結果を報告... [more] ICD2005-39
pp.61-64
ICD 2005-07-14
09:30
愛知 豊橋技術科学大学 ミックストシグナルLSIのためのオンチップマルチチャネル信号モニタ
野口宏一朗永田 真神戸大
 [more] ICD2005-40
pp.1-6
ICD 2005-07-14
09:55
愛知 豊橋技術科学大学 CMOS-PLLへのSi基板を介したデジタル・クロストーク雑音の評価
外谷昭洋河野彩子岩田 穆広島大)・永田 真神戸大)・村坂佳隆エイアールテック
 [more] ICD2005-41
pp.7-12
ICD 2005-07-14
10:20
愛知 豊橋技術科学大学 スパイラルインダクタのカップリングを用いたチップ間無線インターコネクト
有薗大介岩田 穆佐々木 守広島大
 [more] ICD2005-42
pp.13-18
ICD 2005-07-14
10:45
愛知 豊橋技術科学大学 チップ間列並列データ転送のための電流型パルス幅復調回路の試作
小田原正起亀田成司岩田 穆広島大
 [more] ICD2005-43
pp.19-24
ICD 2005-07-14
11:10
愛知 豊橋技術科学大学 可視光通信用LEDドライバーの試作と可視光LEDの応答性能の評価
宮原晋平青野 聖松本佳宣慶大
可視光通信とは可視光LEDを高速に変調させ無線通信させる手法であり,“ユビキタス”,“人体や電子機器に影響しない”技術と... [more] ICD2005-44
pp.25-30
ICD 2005-07-14
11:35
愛知 豊橋技術科学大学 オンセンサ2次元動物体追跡の処理方式
吉田 崇・○杉田俊超浜本隆之東京理科大
 [more] ICD2005-45
pp.31-36
ICD 2005-07-14
13:00
愛知 豊橋技術科学大学 [招待講演]CCDイノベーションの事例 ~ CCD開発、商品化過程でのマイルストーン ~
越智成之ソニー
CCD技術に影響を及ぼした,1920年代からの時代背景や,1970年から1990年までの20年間を主軸に,CCDの技術開... [more] ICD2005-46
pp.37-42
ICD 2005-07-14
13:50
愛知 豊橋技術科学大学 多段階分解能A/D変換器を集積化した複数回露光に基づく広ダイナミックレンジCMOSイメージセンサ
佐々木正明仙台電波高専)・間瀬光人川人祥二静岡大)・田所嘉昭豊橋技科大
 [more] ICD2005-47
pp.43-48
ICD 2005-07-14
14:15
愛知 豊橋技術科学大学 横型オーバーフロー蓄積容量を用いた広ダイナミックレンジCMOSイメージセンサの暗電流耐性とオーバーフロー特性
盛 一也日本テキサス・インスツルメンツ)・須川成利東北大)・足立 理日本テキサス・インスツルメンツ)・赤羽奈々東北大)・石内敏之溝渕孝一日本テキサス・インスツルメンツ
 [more] ICD2005-48
pp.49-53
ICD 2005-07-14
14:40
愛知 豊橋技術科学大学 低消費電力アプリケーションに向けた低電圧パルス幅変調方式CMOSイメージセンサ
香川景一郎奈良先端大)・荘保 信シャープ)・布下正宏太田 淳奈良先端大
我々は,モバイル・医用・ネットワークカメラなどのバッテリ駆動を前提とした低消費電力が必須となるアプリケーションを狙い,イ... [more] ICD2005-49
pp.55-60
ICD 2005-07-14
15:20
愛知 豊橋技術科学大学 272ゲート規模ODRGA_VLSIの実装評価
志岐武宣渡邊 実小林史典九工大
 [more] ICD2005-50
pp.61-65
ICD 2005-07-14
15:45
愛知 豊橋技術科学大学 複数のVCSELを用いたODRGAの再構成速度改善
宮野元嗣渡邊 実小林史典九工大
 [more] ICD2005-51
pp.67-70
ICD 2005-07-14
16:10
愛知 豊橋技術科学大学 振動型MEMSセンサの周辺回路技術
前中一介澤井信博藤田孝之高山洋一郎兵庫県立大
近年、圧力センサ、加速度センサ、ジャイロなどMEMS 技術を用いた多くのセンサが開発され、実用に供されるようになってきた... [more] ICD2005-52
pp.71-76
ICD 2005-07-14
16:35
愛知 豊橋技術科学大学 3軸容量型加速度センサ用検出回路に関する研究
轡田晃一松本佳宣慶大
本研究では,3軸容量型加速度センサ用に容量検出回路を0.35μmCMOSプロセスで設計・試作した.回路はクロック発生回路... [more] ICD2005-53
pp.77-82
ICD 2005-07-14
17:00
愛知 豊橋技術科学大学 集積回路との一体化を目指したマルチチャンネルSiマイクロプローブ神経電位センサ
船ヶ山直樹河野剛士高尾英邦澤田和明石田 誠豊橋技科大
VLS結晶成長法は、Si(111)基板上に微小なSiのプローブ形単結晶を成長することができる。本研究では特にこの微小Si... [more] ICD2005-54
pp.83-87
ICD 2005-07-15
09:30
愛知 豊橋技術科学大学 オートゼロ・チョッパスタビライゼーション技術を併用した1V動作低雑音CMOS増幅器
升井義博眞下隆行吉田 毅佐々木 守岩田 穆広島大
オートゼロ・チョッパスタビライゼーション技術を併用した低雑音CMOS増幅器を1Vの低電圧で動作させるための回路構成、設計... [more] ICD2005-55
pp.1-6
ICD 2005-07-15
09:55
愛知 豊橋技術科学大学 JFET-CMOS混載技術によるセンサインターフェース用演算増幅器の低雑音化
江戸勇介高尾英邦澤田和明石田 誠豊橋技科大
CMOSでシステムを構成した場合,MOSFETが持つ1/f雑音は特に種々の物理信号を扱うセンサ用途においてSNRを劣化さ... [more] ICD2005-56
pp.7-12
ICD 2005-07-15
10:20
愛知 豊橋技術科学大学 1チップ無線センサLSIのための低電圧低雑音リングオシレータ型VCO
石田尚也岩田 穆佐々木 守吉田 毅広島大
 [more] ICD2005-57
pp.13-17
ICD 2005-07-15
10:45
愛知 豊橋技術科学大学 AD融合/混載アーキテクチャによる顔・物体認識のための画像フィルタリングプロセッサ
是角圭祐森江 隆九工大)・野村 修九工大/キヤノン)・中野鉄平九工大)・真継優和キヤノン)・岩田 穆広島大
PWM信号を用いるAD融合方式とデジタル方式を組み合わせたアーキテクチャにより,画像フィルタリングを行うLSIを開発した... [more] ICD2005-58
pp.19-23
ICD 2005-07-15
11:10
愛知 豊橋技術科学大学 [招待講演]システムLSIの課題と展望 ~ デバイス、回路、ビジネスはどうなるか?(口頭発表) ~
黒田忠広慶大
 [more]
ICD 2005-07-15
13:00
愛知 豊橋技術科学大学 素子の微細化がアナログCMOS回路に及ぼす影響についての研究 ~ CMOS演算増幅器およびパイプライン型ADC性能のデザインルール依存性 ~
宮原正也倉科 隆松澤 昭東工大
 [more] ICD2005-59
pp.25-30
ICD 2005-07-15
13:25
愛知 豊橋技術科学大学 40MS/sまで速度可変な適応電流制御型14bitデジタル補正ADC
松井裕文上田雅哉大東睦夫飯塚邦彦シャープ
デジタル補正を用いたパイプラインADCにおいて、バイアス電流に対する補正係数の変化はアナログ回路の動作状態を示すパラメー... [more] ICD2005-60
pp.31-34
ICD 2005-07-15
13:50
愛知 豊橋技術科学大学 Accelerated Rampによる12bitカラムADCの高速化
大高俊徳Yan LeeTimothy BalesPaul SmithJonathan MacDowellScott Smith高柳 功マイクロンジャパン
Ramp型AD変換器は列並列ADCタイプのイメージセンサに広く使用されている。幾つかの理由として、1)アーキテクチャが簡... [more] ICD2005-61
pp.35-38
ICD 2005-07-15
14:15
愛知 豊橋技術科学大学 [招待講演]MEMS-CMOS集積化技術によるシリコンスマートマイクロセンサ
高尾英邦澤田和明石田 誠豊橋技科大
半導体技術に基づくリソグラフィー技術や、各種材料の堆積、エッチング、接合技術を駆使することで、マイクロチップ上に様々な微... [more] ICD2005-62
pp.39-44
ICD 2005-07-15
15:20
愛知 豊橋技術科学大学 CMOS-SOI技術を用いた集積化アクティブ磁界プローブ
青山 聡川人祥二静岡大)・安井健史山口正洋東北大
本研究では0.15umCMOS-SOIプロセスを用いて、検出コイル、プリアンプを集積化したアクティブ磁界プローブを開発し... [more] ICD2005-63
pp.45-50
ICD 2005-07-15
15:45
愛知 豊橋技術科学大学 非冷却赤外線センサにおける基板温度・自己加熱補正機構
本多浩大藤原郁夫飯田義典重中圭太郎東芝
基板温度、および読み出し時に発生するジュール熱をリアルタイムに補正可能な非冷却(熱型)赤外線センサを開発した。本センサは... [more] ICD2005-64
pp.51-56
ICD 2005-07-15
16:10
愛知 豊橋技術科学大学 負帰還を用いたCMOSイメージセンサの蓄積容量制御
池辺将之北大)・泉妻まり子関口 毅梅海勝浩大澤伊作大住勇治大日本印刷
 [more] ICD2005-65
pp.57-62
ICD 2005-07-15
16:35
愛知 豊橋技術科学大学 光学フィルタを必要としない蛍光検出フォトセンサの試作・評価
丸山結城澤田和明高尾英邦石田 誠豊橋技科大
フォトゲート構造を使用したフィルタレス蛍光検出センサを提案し、動作原理および測定結果ついて報告する。提案センサを用いると... [more] ICD2005-66
pp.63-68
ICD, SDM
(共催)
2005-08-18
08:30
北海道 函館国際ホテル 携帯機器応用 95mW MPEG2 MP@HL 動き検出プロセッサコア
村地勇一郎神戸大)・浜野康司・○松野哲郎金沢大)・宮越純一神戸大)・深山正幸金沢大)・吉本雅彦神戸大
本稿では超低消費電力かつ高画質を実現するHDTV 対応MPEG2 MP@HL動き検出 (以下ME) プロセッサの開発を行... [more] SDM2005-128 ICD2005-67
pp.1-6
ICD, SDM
(共催)
2005-08-18
08:55
北海道 函館国際ホテル ディジタル無線通信用FFT回路のビット幅制御による低消費エネルギー化手法の検討
徳永将之樽見幸祐安浦寛人九大
のため低消費エネルギーであることが求められる.本稿では,OFDM(Orthogonal Frequency Divisi... [more] SDM2005-129 ICD2005-68
pp.7-12
ICD, SDM
(共催)
2005-08-18
09:20
北海道 函館国際ホテル 温度変化によるLSI性能ばらつきを低減するTISロック回路
小野豪一宮崎祐行渡邊一希河原尊之日立
(事前公開アブストラクト) LSIの低電力化には低電圧動作が有効であるが、LSIの性能ばらつきが増大する。LSIの性能ば... [more] SDM2005-130 ICD2005-69
pp.13-18
ICD, SDM
(共催)
2005-08-18
09:45
北海道 函館国際ホテル CMOSプロセスにおけるゲート遅延ばらつき測定回路の提案
坂本良太室山真徳樽見幸祐安浦寛人九大
(事前公開アブストラクト) 近年、製造ばらつきに起因する遅延時間のばらつきが顕著になっている。
遅延時間のばらつきは歩... [more]
SDM2005-131 ICD2005-70
pp.19-24
ICD, SDM
(共催)
2005-08-18
10:25
北海道 函館国際ホテル [特別招待講演]サブ45nm時代に向けて、SOI基板技術の現状と展望
吉見 信SOITEC Asia
(事前公開アブストラクト)  [more] SDM2005-132 ICD2005-71
pp.25-30
ICD, SDM
(共催)
2005-08-18
11:10
北海道 函館国際ホテル 面方位(110)極薄SOI pMOSFETにおける高移動度の実験的検証
筒井 元齋藤真澄平本俊郎東大
短チャネル効果抑制の観点から,極薄SOI MOSFETは将来有望なデバイス構造として期待されている.極薄SOI MOSF... [more] SDM2005-133 ICD2005-72
pp.31-36
ICD, SDM
(共催)
2005-08-18
11:35
北海道 函館国際ホテル VTCMOSに最適な基板バイアス係数可変完全空乏型 SOI MOSFET
大藤 徹南雲俊治東大)・横山弘毅東大/中大)・平本俊郎東大
(事前公開アブストラクト) VTCMOS[1]はMOSの基板バイアス効果を使った有望な低電力化回路技術であり、待機消費電... [more] SDM2005-134 ICD2005-73
pp.37-42
ICD, SDM
(共催)
2005-08-18
13:00
北海道 函館国際ホテル 誘導性・容量性クロストークノイズによる遅延変動の測定と評価
小笠原泰弘橋本昌宜尾上孝雄阪大
容量性クロストークノイズは従来より遅延変動の要因として配線遅延計算において考慮されてきた. 近年の微細プロセスでは, 信... [more] SDM2005-135 ICD2005-74
pp.43-48
ICD, SDM
(共催)
2005-08-18
13:25
北海道 函館国際ホテル CMOSミックストシグナル/RF回路における基板結合対策
小坂大輔永田 真神戸大)・村坂佳隆岩田 穆エイアールテック
ディープnウェルガードリング(DNW-GR)は、p型高抵抗基板と組み合わせることで高周波基板結合の絶縁効果を持つ。標準的... [more] SDM2005-136 ICD2005-75
pp.49-54
ICD, SDM
(共催)
2005-08-18
13:50
北海道 函館国際ホテル LDD構造CMOSFETにおける(高ドープ/低ドープ)・ドレイン解析用テスト構造
大曽根隆志岡山県立大)・松田敏弘富山県立大)・岡田和彦森下賢幸小椋清孝岡山県立大)・岩田栄之富山県立大
LDD構造CMOSFETの(高ドープ/低ドープ)・ドレインの電気的特性を分離して解析するために,種々のゲート間隔Sを有す... [more] SDM2005-137 ICD2005-76
pp.55-60
ICD, SDM
(共催)
2005-08-18
14:30
北海道 函館国際ホテル MTCMOS回路の遅延時間モデリングと静的タイミング解析への応用手法
大久保直昭宇佐美公良芝浦工大
MTCMOS技術を適用した回路の設計において、回路の遅延時間を短時間に予測することは重要な課題である。本稿では、従来の静... [more] SDM2005-138 ICD2005-77
pp.61-66
ICD, SDM
(共催)
2005-08-18
14:55
北海道 函館国際ホテル 動作時および待機時における電源電圧およびしきい電圧の制御による消費電力最小化のためのモニタリング方式
池永佳史野村昌弘武田晃一中澤陽悦NEC)・相本代志治NECエレクトロニクス)・萩原靖彦NEC
(事前公開アブストラクト) 我々は回路の動作時および待機時において電源電圧VDDとしきい電圧Vthを動的に制御することに... [more] SDM2005-139 ICD2005-78
pp.67-72
ICD, SDM
(共催)
2005-08-18
15:20
北海道 函館国際ホテル 低消費電力・低リーク電流CMOS平方根回路
小林伸彰榎本忠儀中大
(事前公開アブストラクト) CGエンジンに搭載する1.8-オm CMOS平方根回路の低消費電力化をアルゴリズムおよび回路... [more] SDM2005-140 ICD2005-79
pp.73-78
ICD, SDM
(共催)
2005-08-18
15:45
北海道 函館国際ホテル レプリカセルバイアス技術を用いた低リークSRAMマクロ
平林 修武山泰久大竹博之櫛田桂一大塚伸朗東芝
(事前公開アブストラクト) モバイル用SoCの消費電力削減には、スタンドバイ時のSRAMリーク電流削減が重要であり、その... [more] SDM2005-141 ICD2005-80
pp.79-84
ICD, SDM
(共催)
2005-08-18
16:20
北海道 函館国際ホテル [パネルディスカッション] サブ50-nm時代の切り札、SOI ~ SOIがBulkに勝てる技術はこれだ! ~
榎本忠儀中大)・○道関隆国NTT)・有本和民ルネサステクノロジ)・井田次郎OKI)・一法師隆志ルネサステクノロジ)・三木和彦東芝)・山岡雅直日立)・吉見 信SOITEC
(事前公開アブストラクト) SOI技術のパネル討論会 [more] SDM2005-142 ICD2005-81
pp.85-90
ICD, SDM
(共催)
2005-08-19
08:30
北海道 函館国際ホテル -90dBc@10kHzの位相ノイズを実現するバンド幅制御機能付き分数分周シンセサイザの開発
道正志郎森江隆史岡本好史山田祐嗣曽川和昭松下電器
ΔΣ分数分周シンセサイザは、近年のPLLの発達の中でも、特に特筆すべき成果の一つである。その理由は、非常に細かい出力周波... [more] SDM2005-143 ICD2005-82
pp.1-6
ICD, SDM
(共催)
2005-08-19
08:55
北海道 函館国際ホテル ディジタルI/Qミスマッチ補正回路を搭載したLow-IF方式シングルチップCMOS Bluetooth-EDR送信機
石黒仁揮宮下大輔島田太郎香西昌平小林弘幸間島秀明阿川謙一濱田基嗣羽鳥文敏東芝
Bluetooth EDR (Enhanced Data Rate:最大伝送レート3Mbps)規格に準拠したLow-IF... [more] SDM2005-144 ICD2005-83
pp.7-12
ICD, SDM
(共催)
2005-08-19
09:20
北海道 函館国際ホテル セグメント反転構成とカスケード・ダイナミックエレメントマッチングを用いた106dBオーディオ用ディジタル-アナログ変換器
井戸 徹石塚総一郎日本テキサス・インスツルメンツ
新たなアーキテクチャ技術である,セグメント反転構成とカスケード・ダイナミックエレメントマッチン
グを用いたオーディオ用... [more]
SDM2005-145 ICD2005-84
pp.13-18
ICD, SDM
(共催)
2005-08-19
10:00
北海道 函館国際ホテル [特別招待講演]HfSiON ~ その高耐熱性に基づくhigh-kゲート絶縁膜としての期待と残された課題 ~
西山 彰小山正人上牟田雄一小池正浩飯島良介山口 豪鈴木正道井野恒洋小野瑞城東芝
MOS Trのスケーリングのためゲート絶縁膜の極薄膜化は必須となっているが、量子力学的トンネル電流の増加はSiONに代わ... [more] SDM2005-146 ICD2005-85
pp.19-24
ICD, SDM
(共催)
2005-08-19
10:45
北海道 函館国際ホテル Mixed Signal CMOS用HfSiON ゲート絶縁膜の最適化
小島健嗣飯島良介大黒達也渡辺 健高柳万里子百瀬寿代石丸一成石内秀美東芝
(事前公開アブストラクト) Mixed Signal CMOSに最適なHfSiONゲート絶縁膜の最適化を行った。最適化に... [more] SDM2005-147 ICD2005-86
pp.25-30
ICD, SDM
(共催)
2005-08-19
11:10
北海道 函館国際ホテル Hf系高誘電率ゲート絶縁膜のAl濃度変調及びパーシャルシリサイドゲート電極によるCMOS非対称閾値の改善
門島 勝小川有人高橋正志MIRAI-ASET)・太田裕之MIRAI-ASRC)・三瀬信行岩本邦彦MIRAI-ASET)・右田真司MIRAI-ASRC)・藤原英明佐竹秀喜生田目俊秀MIRAI-ASET)・鳥海 明MIRAI-ASRC/東大
Hf系高誘電率ゲート絶縁膜のCMOSFETへ適用が期待されているが、n-及びp-MOSFETの閾値が非対称になることが問... [more] SDM2005-148 ICD2005-87
pp.31-36
ICD, SDM
(共催)
2005-08-19
11:35
北海道 函館国際ホテル poly-Si電極における仕事関数変調とそのデバイスインパクト ~ SiON/poly-Si界面の微量Hfの効果 ~
由上二郎ルネサステクノロジ)・嶋本泰洋日立)・井上真雄水谷斉治林 岳志賀克哉藤田文子土本淳一大野吉和米田昌弘ルネサステクノロジ
SiON/poly-Si界面に微量Hfを添加することにより、poly-Si電極の仕事関数変調が可能になる。我々は、本技術... [more] SDM2005-149 ICD2005-88
pp.37-42
ICD, SDM
(共催)
2005-08-19
13:00
北海道 函館国際ホテル MTJ抵抗比による電圧センス型1T2MTJ MRAM
青木正樹岩佐 拓佐藤嘉洋富士通研
我々は、1つのトランジスタと2つのMTJ素子(1T2MTJ)を組み合わせて1つのメモリセルとするMRAMの新しい回路方式... [more] SDM2005-150 ICD2005-89
pp.43-48
ICD, SDM
(共催)
2005-08-19
13:25
北海道 函館国際ホテル 90nm GenericロジックCMOSプロセスを用いたメモリアレイ0.5V動作Asymmetric Three-Tr. Cell (ATC) DRAMの提案
市橋 基半導体理工学研究センター/ルネサステクノロジ)・戸田春希半導体理工学研究センター/東芝)・伊藤寧夫半導体理工学研究センター/東芝マイクロエレクトロニクス)・石橋孝一郎半導体理工学研究センター/ルネサステクノロジ
単一セルが1つのPMOSと2つのNMOSからなるATC DRAMを提案する.本メモリシステムは更に提案する"Forced... [more] SDM2005-151 ICD2005-90
pp.49-54
ICD, SDM
(共催)
2005-08-19
13:50
北海道 函館国際ホテル 0.4V高速動作、長リテンション時間を実現する12F2ツインセルDRAMアレー
竹村理一郎伊藤清男関口知紀秋山 悟半澤 悟日立)・梶谷一彦エルピーダメモリ)・河原尊之日立
セル面積が12F 2のツインセルアレーについて、低電圧での高速書込み動作、長リテンション時間の可能性について検討した。同... [more] SDM2005-152 ICD2005-91
pp.55-60
ICD, SDM
(共催)
2005-08-19
14:15
北海道 函館国際ホテル AG-ANDフラッシュメモリにおける多値高速書込み技術 ~ 多値レベルに応じて最適容量を選択する改良型定電荷注入書込み方式 ~
大津賀一雄倉田英明日立)・小堺健司野田敏史ルネサステクノロジ)・笹子佳孝有金 剛河村哲史小林 孝日立
本報告では,多値AG-ANDフラッシュメモリにおいて高速な書込み転送レートを実現する書込み技術について述べる。多値高速書... [more] SDM2005-153 ICD2005-92
pp.61-66
ICD, SDM
(共催)
2005-08-19
14:40
北海道 函館国際ホテル FinFETを用いたhp22nm node SRAMのロバストなデバイス設計
岡野王俊石田達也佐々木貴彦泉田貴士近藤正樹藤原 実青木伸俊稲葉 聡大塚伸朗石丸一成石内秀美東芝
FinFETを用いたhp22nm nodeのSRAMの実現可能性について、Static Noise Margin(SNM... [more] SDM2005-154 ICD2005-93
pp.67-72
ICD, SDM
(共催)
2005-08-19
15:15
北海道 函館国際ホテル [パネルディスカッション] ゲートリークの救世主、それはHigh-k!
榎本忠儀中大)・○高柳万里子東芝)・佐藤成生富士通)・新居浩二ルネサステクノロジ)・西山 彰東芝)・長谷 卓NEC)・濱田基嗣東芝)・由上二郎ルネサステクノロジ
(事前公開アブストラクト) Hi-K技術のパネル討論会 [more] SDM2005-155 ICD2005-94
pp.73-78
ICD, CPM
(共催)
2005-09-08
09:00
東京 機械振興会館 FCBGAパッケージ基板の電気特性 ~ MLTSと従来ビルドアップ基板の比較 ~
堺 淳中瀬康一郎NEC)・本多広一NECエレクトロニクス)・井上博文NEC
全層ビルドアップ基板である超高密度薄型基板(Multi-Layer Thin-Substrate: MLTS)の開発を行... [more] CPM2005-85 ICD2005-95
pp.1-6
ICD, CPM
(共催)
2005-09-08
09:25
東京 機械振興会館 ポリイミド薄膜の10GHz帯誘電特性の測定
瀬川繁昌ピーアイ技研)・伊藤佐千子菊地克弥所 和彦仲川 博青柳昌宏産総研
 [more] CPM2005-86 ICD2005-96
pp.7-12
ICD, CPM
(共催)
2005-09-08
09:50
東京 機械振興会館 DRAM電源系マクロモデルを使ったパッケージ設計手法の開発
中村 聡須賀 卓日立)・片桐光昭西尾洋二船場誠司廣瀬行敏伊佐 聡エルピーダメモリ
近年、半導体業界では複数の半導体チップを1つのパッケージに実装したMCP(Multi Chip Package)やSiP... [more] CPM2005-87 ICD2005-97
pp.13-18
ICD, CPM
(共催)
2005-09-08
10:30
東京 機械振興会館 チップ全面プローブ計測のための高精度マニピュレータの性能評価
中田明良板倉敬二郎久保田 弘熊本大
 [more]
ICD, CPM
(共催)
2005-09-08
10:55
東京 機械振興会館 磁気光学/電気光学プローブによる微細回路上高周波電磁界の可視化
岩波瑞樹星野茂樹増田則夫NEC)・岸 眞人東大)・土屋昌弘NICT
高密度化、大規模化が進むLSIチップ/パッケージの電気設計、とりわけ低ノイズ設計にフィードバック可能な電磁界プローブの実... [more] CPM2005-88 ICD2005-98
pp.19-24
ICD, CPM
(共催)
2005-09-08
11:20
東京 機械振興会館 組合せ回路および順序回路に対する診断用テスト圧縮法
樋上喜信愛媛大)・Kewal K SalujaUniv. of Wisconsin-madision)・高橋 寛小林真也高松雄三愛媛大
近年,論理回路のテストや故障診断におけるコスト削減が重要になってきている.
テストや故障診断のコストは,印加されるテス... [more]
CPM2005-89 ICD2005-99
pp.25-30
ICD, CPM
(共催)
2005-09-08
13:00
東京 機械振興会館 Renesas SiPのシステム実装技術課題とその解決法
阪本憲成杉田憲彦菊池隆文田中英樹赤沢 隆ルネサステクノロジ
 [more] CPM2005-90 ICD2005-100
pp.31-34
ICD, CPM
(共催)
2005-09-08
13:25
東京 機械振興会館 次世代SiPに向けた適正配線構造に関する基礎検討
安田尚平メルコ・ディスプレイ・テクノロジー)・岩田剛治佐藤了平阪大
エレクトロニクスシステムは、駆動周波数を上げてプロセスルールを縮めることにより、性能を上げてきたが、グローバル配線におい... [more] CPM2005-91 ICD2005-101
pp.35-40
ICD, CPM
(共催)
2005-09-08
13:50
東京 機械振興会館 スタック・ダイ・パッケージにおけるシリコン・ストレスの検討
阿部賢史・○山田英一鈴木 豊雨海正純日本テキサス・インスツルメンツ
 [more] CPM2005-92 ICD2005-102
pp.41-44
ICD, CPM
(共催)
2005-09-08
14:30
東京 機械振興会館 スタック・ダイ・パッケージのストレス・センサーの適用
鈴木 豊阿部賢史・○山田英一秋山承太郎雨海正純日本テキサス・インスツルメンツ
 [more] CPM2005-93 ICD2005-103
pp.45-48
ICD, CPM
(共催)
2005-09-08
14:55
東京 機械振興会館 液晶ディスプレイによる微細パターン形成技術を用いたMOSデバイスの設計・試作
中田明良脇元 聡久保田 弘熊本大
 [more]
ICD, CPM
(共催)
2005-09-08
15:20
東京 機械振興会館 2GHz帯小型フィードフォワード型電力増幅器モジュール
加屋野博幸東芝)・大塚勇寿鈴木政雄石黒理也東芝ディエムエス)・橋本龍典東芝
1枚基板上に全ての回路を実装した2GHz帯フィードフォワード型電力増幅器モジュールを開発した。フィードフォワード型リニア... [more] CPM2005-94 ICD2005-104
pp.49-52
ICD, CPM
(共催)
2005-09-08
15:45
東京 機械振興会館 A CMOS Impulse Radio Ultra-Wideband Transceiver for 1Mb/s Data Communications and ±2.5cm Range Findings
Takahide TeradaShingo YoshizumiMuhammad MuqsithYukitoshi SanadaTadahiro KurodaKeio Univ.
 [more] CPM2005-95 ICD2005-105
pp.53-58
ICD, CPM
(共催)
2005-09-09
09:00
東京 機械振興会館 [招待講演]高速ディジタルデバイス実装における高周波電気的特性の検討
上田千寿エー・イー・ティー・ジャパン
 [more] CPM2005-96 ICD2005-106
pp.1-5
ICD, CPM
(共催)
2005-09-09
09:50
東京 機械振興会館 高速差動バス配線の伝送特性解析
常盤 豪須藤俊夫東芝)・鶴田信博東芝デジタルメディアエンジニアリング)・西田義広東芝
CPUの高性能化に伴い、チップ間の信号伝送能力の向上が不可欠となり、プリント配線基板上の信号伝送速度はGHz領域に突入し... [more] CPM2005-97 ICD2005-107
pp.7-12
ICD, CPM
(共催)
2005-09-09
10:15
東京 機械振興会館 配線長さによるパルス形状劣化の実測と原因推定
藪内広一EMテクノロジ)・宇佐美 保秋山 豊大塚寛治明星大
同軸ケーブル1m、10m、100mに1kHz、100kHz、10MHz、100MHz、500MHzの単パルスを入力し、そ... [more] CPM2005-98 ICD2005-108
pp.13-16
ICD, CPM
(共催)
2005-09-09
10:55
東京 機械振興会館 非鉛バンププロセスの高性能化
江澤弘和瀬戸雅晴樋口和人東芝
 [more] CPM2005-99 ICD2005-109
pp.17-22
ICD, CPM
(共催)
2005-09-09
11:20
東京 機械振興会館 PKG基板高接続信頼性を表面処理技術の開発
塚田輝代隆イビデン
本稿は,PKG用の基板に開発した表面処理技術,特に無電解Ni/Pd/Auの特徴,これまでの検討結果,および応用について述... [more] CPM2005-100 ICD2005-110
pp.23-27
ICD, CPM
(共催)
2005-09-09
13:00
東京 機械振興会館 半導体パッケージの同時スイッチングノイズ(SSN)とEMI
串平孝信マニュファクチャリングソリューション)・須藤俊夫東芝
パッケージが持つ寄生インダクタンスの影響による同時スイッチングノイズ(SSN:Simultaneous Switchin... [more] CPM2005-101 ICD2005-111
pp.29-34
ICD, CPM
(共催)
2005-09-09
13:25
東京 機械振興会館 信号線路構造と電源供給の工夫による0.18μmノードCMOSインバータの6Gbps動作の確認
秋山 豊明星大)・伊藤恒夫エクセルサービス)・伊東恭二ルネサス北セミコンダクタ)・大塚寛治明星大
0.18μmノードのCMOS差動インバータに入出力する配線を伝送線路構造とし、電源、グランドペア線路も低インピーダンスの... [more] CPM2005-102 ICD2005-112
pp.35-40
ICD, CPM
(共催)
2005-09-09
13:50
東京 機械振興会館 Measurement of Inner-chip Variation and Signal Integrity By a 90-nm Large-scale TEG
Masaharu YamamotoSTARC)・Yayoi HayasiHitoshi EndoHitachi ULSI)・Hiroo MasudaSTARC
 [more] CPM2005-103 ICD2005-113
pp.41-46
ICD, CPM
(共催)
2005-09-09
14:30
東京 機械振興会館 [招待講演]オンチップ伝送線路配線技術
益 一哉岡田健一伊藤浩之東工大
Si CMOSはスケーリング則を指導原理とした微細化により、高速、低消費電力、高密度化を実現してきた。しかし、回路規模が... [more] CPM2005-104 ICD2005-114
pp.47-52
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-20
09:00
宮城 作並温泉一の坊 画角を利用した3次元位置推定法
赤羽淳平・○大森健児法政大
 [more] SIP2005-96 ICD2005-115 IE2005-60
pp.1-6
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-20
09:20
宮城 作並温泉一の坊 視差補償多次元DCTを用いた光線空間符号化
山本健詞圓道知博藤井俊彰谷本正幸名大
文化遺産の記録保存や自由視点テレビなどの目的から,マルチカメラで撮影した画像から自由視点の画像をイメージベースで合成する... [more] SIP2005-97 ICD2005-116 IE2005-61
pp.7-12
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-20
09:40
宮城 作並温泉一の坊 信号処理的特徴量による3Dビデオのセグメンテーション
山崎俊彦相澤清晴東大
近年、複数のカメラを用いて撮影された多視点映像から高精細な動的3次元オブジェクトモデル(3次元ビデオ)を生成する技術の研... [more] SIP2005-98 ICD2005-117 IE2005-62
pp.13-18
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-20
10:00
宮城 作並温泉一の坊 Wavelet変換符号化画像に発生するリンギング歪の発生位置特定
歳弘麻子亀田昌志岩手県立大
 [more] SIP2005-99 ICD2005-118 IE2005-63
pp.19-24
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-20
10:20
宮城 作並温泉一の坊 Ridgelet-Hough変換を用いた足跡画像符号化に関する考察 ~ 符号化方法の提案および従来法との特徴比較 ~
長谷川 誠田中一基石原聖司徐 丙鉄金指正和近畿大)・森脇博史広島情報シンフォニー
足跡画像をRidgelet変換し,Hough変換によってパターン認識する方法を提案する.足跡画像をFourier変換する... [more] SIP2005-100 ICD2005-119 IE2005-64
pp.25-30
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-20
10:50
宮城 作並温泉一の坊 一般調和解析(GHA)による信号の低周波数成分解析
前原一陽神田祥宏村岡輝雄武蔵工大
N.Wienerの定書に始まる一般調和解析(GHA)は,今日では被分析信号に正弦波テンプレートマッチングを行い非調和解析... [more] SIP2005-101 ICD2005-120 IE2005-65
pp.31-36
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-20
11:10
宮城 作並温泉一の坊 周波数領域フィードフォワード形ブラインド信号源分離における信号歪みを抑制する学習法
出島康宏堀田明秀中山謙二平野晃宏金沢大
 [more] SIP2005-102 ICD2005-121 IE2005-66
pp.37-42
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-20
11:30
宮城 作並温泉一の坊 超低演算量な動き検出アルゴリズムと専用プロセッサへの実装
平塚誠一郎福岡県産業・科学技術振興財団/早大)・後藤 敏池永 剛早大
本稿では,動画圧縮に必要な動き検出について超低演算量なアルゴリズムと,このアルゴリズムに最適な専用プロセッサの回路設計と... [more] SIP2005-103 ICD2005-122 IE2005-67
pp.43-48
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-20
11:50
宮城 作並温泉一の坊 位相限定相関法に基づく高品質背景スプライト生成
沼 徳仁青木孝文東北大)・近藤敏志松下電器
本稿では,位相限定相関法 (Phase-Only Correlation: POC) に基
づく高品質な背景スプライト... [more]
SIP2005-104 ICD2005-123 IE2005-68
pp.49-54
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-20
13:00
宮城 作並温泉一の坊 a-Siカラーフィルタを用いた2μm画素MOSイメージセンサ
笠野真弘稲葉雄一森 三佳春日繁孝村田隆彦山口琢己松下電器
検出回路アンプの4画素共有化技術と新規駆動方式により、1画素あたりのトランジスタ数1.5個を実現し、0.15μmの微細設... [more] SIP2005-105 ICD2005-124 IE2005-69
pp.55-59
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-20
13:20
宮城 作並温泉一の坊 拡張テンプレートを複数併用するHDTV用4画素精度動きベクトル検出器の構成
小林 仁平松高浩佐々木敬泰近藤利夫三重大
異形状拡張テンプレートの併用により,精度向上と大幅な演算量低減を両立する階層型動き検出器を実現する上で要となるMPEG-... [more] SIP2005-106 ICD2005-125 IE2005-70
pp.61-66
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-20
13:40
宮城 作並温泉一の坊 モバイル応用H.264コーデックLSI向け低消費電力動き検出アルゴリズム
濱本真生長井健一神戸大)・松野哲郎金沢大)・村地勇一郎宮越純一神戸大)・深山正幸金沢大)・吉本雅彦神戸大
H.264では16x16画素~4x4画素までの大小7つのブロックサイズでの動き補償が可能であり,これにより符号化効率が向... [more] SIP2005-107 ICD2005-126 IE2005-71
pp.67-72
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-20
14:00
宮城 作並温泉一の坊 動画生成用レイトレーシングエンジン
帰山芳行鈴木健一中村維男東北大
 [more] SIP2005-108 ICD2005-127 IE2005-72
pp.73-78
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-20
14:30
宮城 作並温泉一の坊 [招待講演]心理学的脳モデルVLSIシステムを用いた柔軟な画像認識
柴田 直東大
 [more] SIP2005-109 ICD2005-128 IE2005-73
pp.79-87
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-20
15:30
宮城 作並温泉一の坊 キャッシュ内蔵SDRAMのレイテンシを短縮できるメモリコントローラの提案
三浦誓士秋山 悟日立
キャッシュ内蔵SDRAMのレイテンシを短縮するメモリコントローラを提案した。本コントローラはアドレスアライメント制御ブロ... [more] SIP2005-110 ICD2005-129 IE2005-74
pp.89-93
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-20
15:50
宮城 作並温泉一の坊 ECC内蔵メモリマクロにおけるDFT技術
櫛田桂一大塚伸朗平林 修武山泰久東芝
ECC回路を内蔵したメモリマクロにおいて、ECC搭載に伴うテストコスト増加を回避するDFT技術を開発した。新しい方式では... [more] SIP2005-111 ICD2005-130 IE2005-75
pp.95-100
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-20
16:10
宮城 作並温泉一の坊 混載DRAM技術を用いてソフトエラー耐性を高めた新規TCAMアーキテクチャ
矢野祐二野田英行堂阪勝己森下 玄井上一成小川俊行有本和民ルネサステクノロジ
 [more] SIP2005-112 ICD2005-131 IE2005-76
pp.101-105
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-20
16:30
宮城 作並温泉一の坊 SOIを用いたキャパシタレス・ツイントランジスタRAM (TTRAM)
行天隆幸森下 玄野田英行ルネサステクノロジ)・岡本真子大王電機)・一法師隆志前川繁登堂阪勝己有本和民ルネサステクノロジ
本稿では,SOIを用いた新規のメモリとして,キャパシタレス・ツインセルトランジスタRAM(TTRAM)を提案する。提案す... [more] SIP2005-113 ICD2005-132 IE2005-77
pp.107-112
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-20
16:50
宮城 作並温泉一の坊 FBCを用いた333MHzランダムサイクルDRAM
初田幸輔藤田勝之大澤 隆東芝
 [more] SIP2005-114 ICD2005-133 IE2005-78
pp.113-118
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-21
09:00
宮城 作並温泉一の坊 CMOS LC-VCOの位相雑音最小化
宮下大輔石黒仁揮香西昌平小林弘幸間島秀明阿川謙一濱田基嗣東芝
CMOS LC-VCOの位相雑音を最小化する振幅制御回路を提案し、0.18-μm CMOSプロセスで試作した。提案回路に... [more] SIP2005-115 ICD2005-134 IE2005-79
pp.1-5
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-21
09:20
宮城 作並温泉一の坊 電流基板制御方式による基板ノイズ低減及びランダムばらつき抑制効果
小松義英石橋孝一郎塚田敏郎山本雅晴半導体理工学研究センター)・島崎健二深澤光弥永田 真神戸大
 [more] SIP2005-116 ICD2005-135 IE2005-80
pp.7-12
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-21
09:40
宮城 作並温泉一の坊 マイクロプロセッサの熱解析に関する研究
長谷川直之伊藤睦夫江川隆輔鈴木健一中村維男東北大
近年の半導体加工技術の進歩と新しいマイクロアーキテクチャにより、マイクロプロセッサの性能は劇的に向上している。しかし、そ... [more] SIP2005-117 ICD2005-136 IE2005-81
pp.13-18
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-21
10:10
宮城 作並温泉一の坊 組み込みプロセッサコアSH-X2の開発
岡田 崇日立)・林 伴一清水健央ルネサステクノロジ)・荒川文男山田哲也日立)・西井 修服部俊洋ルネサステクノロジ
民生機器特に携帯,カーナビゲーション向けの組み込みプロセッサコアSH-X2コアを開発した.本コアは90nmCMOSプロセ... [more] SIP2005-118 ICD2005-137 IE2005-82
pp.19-24
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-21
10:30
宮城 作並温泉一の坊 4 8-Way VLIW プロセッサ内蔵シングルチップマルチプロセッサ
田中篤志須賀敦浩早川文彦多湖真一郎今井 賢富士通研
我々は,デジタルハイビジョンTV画像の復号化処理が可能な組込み用プロセッサを低消費電力・低価格で実現させるために,8並列... [more] SIP2005-119 ICD2005-138 IE2005-83
pp.25-29
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-21
10:50
宮城 作並温泉一の坊 ビットレベル並列性を利用した演算器の小規模化
多田十兵衛山形大)・江川隆輔東北大)・後藤源助山形大)・中村維男東北大
本研究では,回路の大規模化に伴うリーク電流による消費電力の増大を抑えることを目的として,小規模な演算器で高速に演算を行な... [more] SIP2005-120 ICD2005-139 IE2005-84
pp.31-35
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-21
11:20
宮城 作並温泉一の坊 [招待講演]コンフィギュラブルプロセッサによる画像認識プロセッサの開発
宮森 高東芝
ンフィギュラブルプロセッサをベースにして画像認識用プロセッサ“Visconti (VIsion based Sensin... [more] SIP2005-121 ICD2005-140 IE2005-85
pp.37-42
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-21
13:00
宮城 作並温泉一の坊 [招待講演]組込みプロセッサの現状と課題 ~ 高性能と低電力の両立に向けて ~
内山邦男日立
近年,携帯電話,デジタルカメラ,カーナビなどに見られるように,デジタル民生機器におけるマルチメディア化の動きが盛んである... [more] SIP2005-122 ICD2005-141 IE2005-86
pp.43-47
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-21
14:00
宮城 作並温泉一の坊 プログラムの動作を考慮したコンピュータシステムのソフトエラー数見積もり技術
杉原 真九州システム情報技研)・石原 亨九大)・橋本浩二福岡大)・室山真徳九大
集積回路の加工寸法の縮小に伴い,回路の動作電圧とノイズマージンが低下し,宇宙線に起因するソフトエラーが無視できなくなって... [more] SIP2005-123 ICD2005-142 IE2005-87
pp.49-54
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-21
14:20
宮城 作並温泉一の坊 C言語からの高位合成を用いたハードウェア最適化に関する一検討
井上 諭近藤 毅泉 知論福井正博立命館大
本来、人知をより抽象度の高いレベルでの設計空間探索におくべきであるとの考え方に基づき、ハードウエアモデルをC言語により記... [more] SIP2005-124 ICD2005-143 IE2005-88
pp.55-60
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-21
14:40
宮城 作並温泉一の坊 マイクロプロセッサの性能歩留まりを改善する命令コード配置手法
石原 亨九大)・ファーザン ファラー米国富士通研
 [more] SIP2005-125 ICD2005-144 IE2005-89
pp.61-66
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-21
15:00
宮城 作並温泉一の坊 ハードウェア動作モデルからの電力・性能推定に関する一検討
井上典之押川克寛泉 知論福井正博立命館大
システムの大規模化により、設計の早い段階で電力を推定して、設計戦略を立てることが重要となっている.そのためには、より抽象... [more] SIP2005-126 ICD2005-145 IE2005-90
pp.67-72
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-21
15:30
宮城 作並温泉一の坊 モニタベース形式検証のための入力制約を考慮したモニタ回路生成手法
垣内洋介阪大)・北嶋 暁阪電通大)・浜口清治柏原敏伸阪大
本論文では,ハードウェアインターフェース仕様全体をより包括的に検証することを目指し,正規表現ベースの仕様記述言語からモニ... [more] SIP2005-127 ICD2005-146 IE2005-91
pp.73-78
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-21
15:50
宮城 作並温泉一の坊 キャラクタプロジェクション法のためのセルライブラリ開発手法
杉原 真九州システム情報技研)・高田大河中村健太九大)・稲浪良市イービーム)・林 博昭東京エレクトロン)・岸本克己イービーム)・長谷部鉄也東京エレクトロン)・河野幸弘イービーム)・松永裕介村上和彰九大)・奥村勝弥東大
本稿では,電子ビーム直描で用いられるキャラクタプロジェクション法のスループットを向上するセルライブラリ開発手法について議... [more] SIP2005-128 ICD2005-147 IE2005-92
pp.79-84
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-21
16:10
宮城 作並温泉一の坊 電源グリッド配線最適化の一検討
原田大輝草野健次嶋田貴之石嶋宏亘福井正博立命館大
超LSIの微細化技術の進展により、電源電圧の低電圧化、搭載回路の大規模化が
進み、電源系を安定動作させることの重要性が... [more]
SIP2005-129 ICD2005-148 IE2005-93
pp.85-90
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-11-30
13:30
福岡 北九州国際会議場 [フェロー記念講演]レイアウトCADとDFM ~ 始まりと成熟 ~
三橋 隆日本ケイデンス・デザイン・システムズ
報告者は?東芝において約三十年にわたってVLSIレイアウト設計の自動化、設計検証自動化などの研究開発業務に携わる機会を得... [more] VLD2005-54 ICD2005-149 DC2005-31
pp.1-6
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-11-30
14:40
福岡 北九州国際会議場 90nm標準CMOSプロセスを用いて試作した40Gb/s 4:1 MUX/1:4 DEMUX
神田浩一山崎大輔山本拓司堀中 実小川淳二田村泰孝小野寺裕幸富士通研
 [more] VLD2005-55 ICD2005-150 DC2005-32
pp.7-14
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-11-30
15:05
福岡 北九州国際会議場 ロータリエンコーダ用誤差測定回路の高度化
玉真昭男杉浦正大益田 正静岡理工科大
 [more] VLD2005-56 ICD2005-151 DC2005-33
pp.15-20
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-11-30
15:30
福岡 北九州国際会議場 Low Power Design for IEEE 802.11 WLAN at the Medium Access Control Layer
EL Bourichi AdilHiroto YasuuraKyushu Univ.
 [more] VLD2005-57 ICD2005-152 DC2005-34
pp.21-24
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-11-30
16:10
福岡 北九州国際会議場 非対称な信号遷移を用いた高速ダイナミック回路の論理合成手法
森本薫夫永田 真神戸大)・瀧 和男エイ・アイ・エル
スタティックCMOSで用いられている高度な自動合成環境を利用した高速ダイナミック回路ASDDLの論理合成手法を提案する.... [more] VLD2005-58 ICD2005-153 DC2005-35
pp.25-30
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-11-30
16:35
福岡 北九州国際会議場 遅延変動特性を考慮したタイミング信号設計方式に関する検討
今井 雅渡邊孝一近藤正章中村 宏南谷 崇東大
VLSI製造加工技術の進歩に伴い素子の微細化・システムの大規模化・低電源電
圧化が進んでおり、様々な要因による遅延変動... [more]
VLD2005-59 ICD2005-154 DC2005-36
pp.31-36
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-11-30
17:00
福岡 北九州国際会議場 bit単位の遅延変動を考慮した高性能低消費電力演算回路の設計
渡邊孝一今井 雅近藤正章中村 宏南谷 崇東大
VLSIテクノロジの進歩に伴い、遅延変動が深刻となっている。
2線2相非同期式回路はbit単位の遅延変動に強いが、1線... [more]
VLD2005-60 ICD2005-155 DC2005-37
pp.37-42
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-12-01
09:30
福岡 北九州国際会議場 同位相構造に基づく特定用途を考慮したFPGAの相互接続遅延テスト
矢葺光佑大竹哲史藤原秀雄奈良先端大
本稿では,特定用途を考慮したFPGA(Field-Programmable Gate Array)の相互接続線のパス遅延... [more] VLD2005-61 ICD2005-156 DC2005-38
pp.1-6
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-12-01
09:55
福岡 北九州国際会議場 パス遅延故障を検出するための等距離遷移回路の提案
趙 顯秀吉田たけお琉球大
本稿では,パス遅延故障を検出するための等距離遷移回路を提案する.パス遅延故障は,同期式順序回路中のレジスタの値に影響を及... [more] VLD2005-62 ICD2005-157 DC2005-39
pp.7-12
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-12-01
10:20
福岡 北九州国際会議場 消費電力を考慮したマルチクロックドメインコアに対する再構成可能ラッパー設計
田中 裕米田友和藤原秀雄奈良先端大
本論文では,システムオンチップに搭載されるスキャン設計されたマルチクロックドメインコアに対するラッパー設計法を提案する.... [more] VLD2005-63 ICD2005-158 DC2005-40
pp.13-18
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-12-01
11:00
福岡 北九州国際会議場 Minimal Set of Essential Lifetime Overlaps for Exploring 3D Schedule
Mineo KanekoJAIST
 [more] VLD2005-64 ICD2005-159 DC2005-41
pp.19-24
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-12-01
11:25
福岡 北九州国際会議場 動作合成におけるチェイニングに関する考察
貞方 毅松永裕介九大
動作合成において、演算のチェイニングは、コントロールステップ数を削減するための有用なテクニック
の1 つである。従来、... [more]
VLD2005-65 ICD2005-160 DC2005-42
pp.25-30
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-12-01
11:50
福岡 北九州国際会議場 レジスタ分散・共有アーキテクチャを対象としたフロアプラン指向高位合成手法
大智 輝戸川 望柳澤政生大附辰夫早大
 [more] VLD2005-66 ICD2005-161 DC2005-43
pp.31-36
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-12-01
13:30
福岡 北九州国際会議場 Pipelined Bipartite Modular Multiplication
Marcelo E. KaiharaNaofumi TakagiNagoya Univ.
 [more] VLD2005-67 ICD2005-162 DC2005-44
pp.37-42
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-12-01
13:55
福岡 北九州国際会議場 特定用途向け低ビット複合演算回路設計
大窪啓太朝利壮吾矢野智則神戸尚志近畿大
組み込みシステムに用いる演算回路は、回路規模、処理時間、精度の間でトレードオフがあり、どの項目を優先すべきかは対象となる... [more] VLD2005-68 ICD2005-163 DC2005-45
pp.43-48
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-12-01
14:20
福岡 北九州国際会議場 Prefix graph における遅延時間の見積もり手法について
松永多苗子福岡知的クラスター研)・松永裕介九大
Prefix graph は、高速な加算器として知られている parallel prefix adderの構成を表現した... [more] VLD2005-69 ICD2005-164 DC2005-46
pp.49-54
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-12-01
14:45
福岡 北九州国際会議場 加算器の消費電力の形式による比較
水口貴之味元伸太郎橘 昌良高知工科大
5月のVLSI設計技術研究会で「加算器の消費電力/面積/速度の形式による比較」を報告した。それに引き続き消費電力のシミュ... [more] VLD2005-70 ICD2005-165 DC2005-47
pp.55-59
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-12-01
15:25
福岡 北九州国際会議場 統計的遅延解析におけるモデルと精度に関する一考察
新田 泉本間克己澁谷利行富士通研
 [more] VLD2005-71 ICD2005-166 DC2005-48
pp.61-66
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-12-01
15:50
福岡 北九州国際会議場 重回帰分析により得られた1次式によるインダクタンスを考慮した配線遅延の見積り
鈴木康成マルタ ディナタ アンワル戸川 望柳澤政生大附辰夫早大
DSM(Deep SubMicron technology)時代では高位設計の際,フロアプランや配線抵抗などを考慮する必... [more] VLD2005-72 ICD2005-167 DC2005-49
pp.67-72
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-12-01
16:15
福岡 北九州国際会議場 オンチップグローバル配線における確定的/確率的ノイズとエラー率のモデル化
湯山洋一小林和淑小野寺秀俊京大
 [more] VLD2005-73 ICD2005-168 DC2005-50
pp.73-78
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-12-01
16:40
福岡 北九州国際会議場 セルレイアウトの歩留まり最適化のためのタイミング制約下におけるデコンパクション手法
飯塚哲也池田 誠浅田邦博東大
 [more] VLD2005-74 ICD2005-169 DC2005-51
pp.79-84
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-12-01
17:05
福岡 北九州国際会議場 3次元集積回路のためのフロアプラン探索
太田秀典東京農工大)・山田敏規埼玉大)・児玉親亮藤吉邦洋東京農工大
 [more] VLD2005-75 ICD2005-170 DC2005-52
pp.85-90
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-12-02
09:30
福岡 北九州国際会議場 スキャンテストにおけるキャプチャ時の低消費電力化に効果的なテスト集合変更について
鈴木達也温 暁青梶原誠司九工大)・宮瀬紘平皆本義弘JST
スキャンテストのキャプチャ時においてフリップフロップでの論理値の遷移が多く起こると過度のIRドロップを引き起こす可能性が... [more] VLD2005-76 ICD2005-171 DC2005-53
pp.1-6
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-12-02
09:55
福岡 北九州国際会議場 A Broadside Test Generation Method for Transition Faults in Partial Scan Circuits
Tsuyoshi IwagakiJAIST)・Satoshi OhtakeHideo FujiwaraNAIST
This paper presents a broadside test generation method for
... [more]
VLD2005-77 ICD2005-172 DC2005-54
pp.7-12
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-12-02
10:20
福岡 北九州国際会議場 畳込み圧縮器のガロア体上への拡張に関する一考察
新井雅之福本 聡岩崎一彦首都大東京
畳込み圧縮器は,不定値を含むテスト応答圧縮に対して有効な技術である.本稿では,圧縮率およびXマスク確率の改善を目的として... [more] VLD2005-78 ICD2005-173 DC2005-55
pp.13-18
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-12-02
11:00
福岡 北九州国際会議場 ソフトウェア互換ハードウェアを合成する高位合成システムCCAPにおける変数と関数の扱い
西口健一石浦菜岐佐西村啓成関西学院大)・神原弘之京都高度技研)・冨山宏之名大)・高務祐哲小谷 学京大
我々は, ANSI-C のプログラム中の指定された関数を, CPUで実行される他の関数から起動可能なハードウェアに合成す... [more] VLD2005-79 ICD2005-174 DC2005-56
pp.19-24
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-12-02
11:25
福岡 北九州国際会議場 シナリオを用いたタスク及びバス転送へのサイクル割り当ての一手法
山口聖二谷本匡亮中田明夫東野輝夫阪大
バスシステムを設計する際,システム全体のスループットは仕様から導出可能であるが,バスに接続する各モジュールについてのスル... [more] VLD2005-80 ICD2005-175 DC2005-57
pp.25-30
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-12-02
11:50
福岡 北九州国際会議場 ソフトウェア・ハードウェア協調設計における粒子追跡システムの設計
上甲憲市大口貴裕上津寛和酒井皓司近畿大)・大倉崇宜日本圧着端子製造)・神戸尚志近畿大
 [more] VLD2005-81 ICD2005-176 DC2005-58
pp.31-36
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-12-02
13:30
福岡 北九州国際会議場 論理回路のSmall-World性およびScale-Free性の考察
宮崎敏明会津大
自然界・人口物を問わずネットワーク構造の中にSmall-World(SW)性やScale-Free(SF)性が存在するこ... [more] VLD2005-82 ICD2005-177 DC2005-59
pp.37-40
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-12-02
13:55
福岡 北九州国際会議場 限量子付ブール式の充足可能性判定を用いた論理式の最小因数分解手法
吉田浩章池田 誠浅田邦博東大
 [more] VLD2005-83 ICD2005-178 DC2005-60
pp.41-46
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-12-02
14:20
福岡 北九州国際会議場 LUTカスケード・エミュレータにおけるレール出力の符号化法について
永安伸也笹尾 勤松浦宗寛九工大
 [more] VLD2005-84 ICD2005-179 DC2005-61
pp.47-52
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-12-02
14:45
福岡 北九州国際会議場 LUTカスケード・エミュレータを用いた論理シミュレーションについて
中原啓貴笹尾 勤松浦宗寛九工大
本論文では, LUT (Look-Up Table) カスケード・エミュレータを用いたサイクルベース形式論理シ
ミュレ... [more]
VLD2005-85 ICD2005-180 DC2005-62
pp.53-58
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-12-02
15:25
福岡 北九州国際会議場 時間付き信号遷移グラフの効率的縮約について
米田友洋NII)・Chris Myersユタ大
非同期式回路の論理合成を効率良く行うため,分割に基づく論理合成法が提案
されている.この手法では,各出力毎に十分な数の... [more]
VLD2005-86 ICD2005-181 DC2005-63
pp.59-64
VLD, ICD, DC, IPSJ-SLDM
(共催)
2005-12-02
15:50
福岡 北九州国際会議場 Structural Coverage of Traversed Transitions for Symbolic Model Checking
Xingwen XuShinji KimuraWaseda Univ.)・Kazunari HorikawaTakehiko TsuchiyaToshiba
 [more] VLD2005-87 ICD2005-182 DC2005-64
pp.65-70
ICD 2005-12-15
10:30
高知 高知工科大 [特別招待講演]動的再構成可能プロセッサDRPとC言語ベース開発環境
粟島 亨NEC
動的再構成可能プロセッサDRP(Dynamically Reconfigurable Processor)のCコンパイル... [more] ICD2005-183
pp.1-6
ICD 2005-12-15
11:20
高知 高知工科大 HSDPAコプロセッサ拡張用スケーラブルバスインタフェース
竹内俊樹井倉裕之NEC)・橋本 剛NECエレクトロニクス)・津村聡一西 直樹NEC
本稿では,W-CDMAベースバンドプロセッサのHSDPAコプロセッサ拡張用に開発したスケーラブルバスについて報告する.H... [more] ICD2005-184
pp.7-11
ICD 2005-12-15
11:45
高知 高知工科大 チップ内パケットデータ転送方式に基づくVLSIプロセッサアーキテクチャ
藤岡与周苫米地宣裕八戸工大)・亀山充隆東北大
 [more]
ICD 2005-12-15
13:00
高知 高知工科大 [特別招待講演]デジタル家電統合プラットフォームUniPhier におけるマルチプロセッサアーキテクチャ
西道住人木村浩三中島雅逸清原督三松下電器
 [more] ICD2005-185
pp.13-17
ICD 2005-12-15
13:50
高知 高知工科大 DVFSを用いたチップマルチプロセッサ向け高性能・低電力化手法
近藤正章中村 宏東大
 [more] ICD2005-186
pp.19-24
ICD 2005-12-15
14:15
高知 高知工科大 動的命令カスケーディングによるGALS型マイクロプロセッサの高性能化
佐々木 広近藤正章中村 宏東大
プロセッサのチップ全体に単一のクロックを分配する難しさとコストは世代と共に増加しており,既存の同期式設計に変わるプロセッ... [more] ICD2005-187
pp.25-30
ICD 2005-12-15
14:40
高知 高知工科大 分子軌道計算向け専用プロセッサ (ERIC) の開発
中村健太本田宏明井上弘士村上和彰九大
 [more] ICD2005-188
pp.31-36
ICD 2005-12-15
15:15
高知 高知工科大 常活性ラインに基づく高性能/低リーク・キャッシュの消費エネルギー評価
小宮礼子福岡大/九州システム情報技研)・井上弘士JST/九大)・村上和彰九大/九州システム情報技研
我々はこれまでに,高性能かつ低リークなキャッシュを提案した.この手法は性能低下を引き起こすラインを常に活性状態として動作... [more] ICD2005-189
pp.37-42
ICD 2005-12-15
15:40
高知 高知工科大 バッファ・オーバフロー検出を目的としたセキュア・キャッシュの性能/消費電力解析
井上弘士九大/JST
 [more] ICD2005-190
pp.43-48
ICD 2005-12-15
16:05
高知 高知工科大 [特別招待講演]起業工学 ~ 技術者教育の新しい概念 ~
冨澤 治加納剛太高知工科大
知識、もしくは技術を入力、製品を出力とする変換システムを考えた場合、工学とはこの入力から出力に変換するプロセスにおいて、... [more] ICD2005-191
pp.49-54
ICD 2005-12-16
09:00
高知 高知工科大 情報セキュリティ向け超小型物理乱数生成回路
安田心一棚本哲史大場竜二安部恵子野崎華恵藤田 忍東芝
大きなノイズ信号を発生するシリコンナノデバイスをノイズ源として、これを利用することで小型の物理乱数生成回路を実現した。こ... [more] ICD2005-192
pp.1-6
ICD 2005-12-16
09:25
高知 高知工科大 免疫アルゴリズムアクセラレータの設計
尾関 剛吉川雅弥寺井秀一立命館大
 [more] ICD2005-193
pp.7-12
ICD 2005-12-16
09:50
高知 高知工科大 低消費電力・低リーク電流90nm-CMOSクロックドライバ
永山 卓榎本忠儀中大
CMOSクロック回路の動作時消費電力 (Pat) と信号遅延時間 (tdt) を最小化する方法を提案する.解析にあたり、... [more] ICD2005-194
pp.13-18
ICD 2005-12-16
10:15
高知 高知工科大 Low-Power High-Speed Reduced-Clock-Swing Flip-Flops Based on Contention Reduction Techniques
Muhammad YazidHiroshi KawaguchiTakayasu SakuraiTokyo Univ.
VLSIの消費電力の多くの部分を消費しているクロックシステムの低消費電力化は重要な課題である。本論文では、低クロック電圧... [more] ICD2005-195
pp.19-24
ICD 2005-12-16
10:50
高知 高知工科大 コンディショナルクロッキングF/Fの低電力H.264/MPEG-4オーディオ/ビデオコーデックへの応用
濱田基嗣原 浩幸藤田哲也テー チェンコン島澤貴美河邉直之北原 健菊池 遊西川剛志高橋真史大脇幸人東芝
LSIの低電力化のための新規フリップフロップを提案する. 本フリップフロップ回路は,その入力信号に変化がないときに,フリ... [more] ICD2005-196
pp.25-29
 254件中 1~200件目  /  [次ページ]  
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会