お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

VLSI設計技術研究会 (VLD)  (検索条件: 2010年度)

「from:2011-03-02 to:2011-03-02」による検索結果

[VLSI設計技術研究会ホームページへ] 
講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・昇順)
 32件中 21~32件目 [前ページ]  /   
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
VLD 2011-03-03
16:30
沖縄 沖縄県男女共同参画センター パスディレイテストを用いた部分パス遅延値推定手法
志岐卓信高島康裕北九州市大)・中村祐一NECVLD2010-136
 [more] VLD2010-136
pp.117-122
VLD 2011-03-04
10:00
沖縄 沖縄県男女共同参画センター 多層配線単一磁束量子回路のための遅延余裕割り当てに基づく配線順序を考慮した配線手法
竹島将太高木一義田中雅光名大)・高木直史京大VLD2010-137
 [more] VLD2010-137
pp.123-128
VLD 2011-03-04
10:25
沖縄 沖縄県男女共同参画センター 最小総変位配置実現問題に対し効率的な位相変更手法CRP法の提案
河野祐貴高島康裕北九州市大)・高橋篤司阪大VLD2010-138
 [more] VLD2010-138
pp.129-134
VLD 2011-03-04
10:50
沖縄 沖縄県男女共同参画センター CUDAを利用した有向非循環グラフにおける全点間最短経路探索高速化手法
山村亮英高島康裕北九州市大VLD2010-139
本稿では,CUDAを利用した有向非循環グラフ(DAG)における全点間最短経路探索高速化手法を提案する.LSI設計において... [more] VLD2010-139
pp.135-139
VLD 2011-03-04
11:15
沖縄 沖縄県男女共同参画センター アナログ集積回路における容量の実現及び評価手法に関する一考察
越智 敦島津怜英藤村 徹中武繁寿北九州市大VLD2010-140
MOSFETの微細化が進み、アナログ集積回路では、受動素子の省面積化及び
高精度化のためのレイアウト及び実装方法の検討... [more]
VLD2010-140
pp.141-146
VLD 2011-03-04
13:10
沖縄 沖縄県男女共同参画センター ゲートレベルシミュレーションによるエラー検出・回復方式回路の評価
井上雅文東工大)・右近祐太高橋篤司阪大VLD2010-141
通常の同期式回路設計では,回路内で遅延エラーの発生を許容しないため,フリップフロップ間の信号伝搬遅延の最大値(最大遅延)... [more] VLD2010-141
pp.147-152
VLD 2011-03-04
13:35
沖縄 沖縄県男女共同参画センター FPGA上に実現した可変レイテンシ回路の動作検証
右近祐太阪大)・井上雅文東工大)・高橋篤司谷口研二阪大VLD2010-142
 [more] VLD2010-142
pp.153-158
VLD 2011-03-04
14:00
沖縄 沖縄県男女共同参画センター 二段階検証による順序回路の限定モデル検査の高速化手法
尾野紀博中村一博高木一義名大)・高木直史京大VLD2010-143
 [more] VLD2010-143
pp.159-164
VLD 2011-03-04
14:25
沖縄 沖縄県男女共同参画センター 次状態関数処理に基づく高速不揮発メモリに対する書き込み最適化
岡田直也早大)・中村祐一NEC)・木村晋二早大VLD2010-144
消費電力削減の観点から,MRAMやPCMなどの高速不揮発メモリが注目されている.しかし,高速不揮発メモリには,書き込み動... [more] VLD2010-144
pp.165-170
VLD 2011-03-04
15:05
沖縄 沖縄県男女共同参画センター 3次元積層LSI開発のためのスケーラブルなプロトタイピング・システム
マルコ チャシン内田裕之萩本有哉宮崎崇史大川 猛池野理門松本祐教トプスシステムズ)・居村史人菊地克弥鈴木基史仲川 博青柳昌宏産総研VLD2010-145
LSIの高性能化のために3次元積層LSIが期待されているが、その開発ではチップ間信号の増加やシステム
の複雑度の増大に... [more]
VLD2010-145
pp.171-175
VLD 2011-03-04
15:30
沖縄 沖縄県男女共同参画センター ビアプログラマブルASICアーキテクチャVPEX3の面積と遅延評価
上岡泰輔北森達也堀 遼平立命館大)・吉川雅弥名城大)・藤野 毅立命館大VLD2010-146
複合ゲート型Exclusive-ORとNOTゲートで基本論理素子(LE)を構成するビアプログラマブルASICアーキテクチ... [more] VLD2010-146
pp.177-182
VLD 2011-03-04
15:55
沖縄 沖縄県男女共同参画センター ビアプログラマブルデバイスVPEXにおける配線リソースと配線遅延の評価
北森達也堀 遼平上岡泰輔立命館大)・吉川雅弥名城大)・藤野 毅立命館大VLD2010-147
我々は,ビア層のレイアウトを変更することにより,任意のデジタル論理を実現できるビアプログラマブルストラクチャードASIC... [more] VLD2010-147
pp.183-188
 32件中 21~32件目 [前ページ]  /   
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会