お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 110件中 21~40件目 [前ページ]  /  [次ページ]  
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
RECONF 2013-09-19
13:00
石川 北陸先端科学技術大学院大学 3次元FPGAアレイVocaliseの回路構成方法
久保泰正黎 江集 祐介小笠原 麦関根優年東京農工大RECONF2013-32
制御用と演算用2つのFPGAを搭載したFPGAカードを多数組み合わせることで3次元FPGAアレイHPCシステム,Virt... [more] RECONF2013-32
pp.73-78
SDM, ICD
(共催)
2013-08-02
13:00
石川 金沢大学 角間キャンパス 広範囲動作非同期制御回路を用いた0.4-1V動作逐次比較型ADC
富山陽介志方 明吉岡健太郎関本竜太黒田忠広石黒仁揮慶大SDM2013-80 ICD2013-62
広い電源電圧、分解能、サンプリングレートの範囲を持つ逐次比較型アナログデジタル変換器を示す.提案するSARロジックの中の... [more] SDM2013-80 ICD2013-62
pp.77-82
DC 2013-06-21
16:00
東京 機械振興会館 バウンダリスキャンと組み込み再構成可能ハードウェアを用いたSOCのオンラインインターコネクトテスト法
加藤健太郎鶴岡高専DC2013-14
本研究ではバウンダリスキャンと組み込み再構成可能ハードウェアを用いたSOCのオンラインインターコネクトテスト法を提案する... [more] DC2013-14
pp.25-29
RECONF 2013-05-21
10:35
高知 高知県民文化ホール 低消費電力アクセラレータCMAの演算終了時間における投機的データ収集機構の実装
宇野理恵小崎信明伊澤麻衣津坂章人宮島敬明天野英晴慶大RECONF2013-11
Cool Mega Array(CMA)は,バッテリー駆動のモバイル機器向けに提案された低消費電力なアクセラレータである... [more] RECONF2013-11
pp.55-60
CPSY, DC
(共催)
IPSJ-SLDM, IPSJ-EMB
(共催)
(連催) [詳細]
2013-03-14
09:10
長崎 対馬市交流センター 会議室 低消費電力アクセラレータCMAの計算完了の保証機構について
津坂章仁伊澤麻衣宇野理恵小崎信明天野英晴慶大CPSY2012-86 DC2012-92
Cool Mega-Array (CMA) は高性能低電力アクセラレータのための新たなアーキテクチャである.

この... [more]
CPSY2012-86 DC2012-92
pp.205-210
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2012-11-27
17:00
福岡 九州大学百年講堂 [基調講演]動的再構成プロセッサ(DRP)技術の現状と今後の展望
本村真人北大)・古田浩一朗粟島 亨志田靖斉ルネサス エレクトロニクスVLD2012-87 CPM2012-117 ICD2012-81 CPSY2012-55 DC2012-53 RECONF2012-49
DRPは、(1)小規模なプロセッサとメモリを2次元アレイ状に配置して自在にデータの処理・受け渡し・格納を可能にしたアーキ... [more] VLD2012-87 CPM2012-117 ICD2012-81 CPSY2012-55 DC2012-53 RECONF2012-49
p.163(VLD), p.29(CPM), p.29(ICD), p.45(CPSY), p.163(DC), p.15(RECONF)
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2012-11-28
13:25
福岡 九州大学百年講堂 3次元FPGAアレイHPCシステムVocaliseの性能評価
集 祐介黎 江久保泰正田向 権関根優年東京農工大VLD2012-94 DC2012-60
400万システムゲート規模のFPGAを搭載し3次元方向に外部入出力端子を有す10cm角のカードを作成し,その基本動作は確... [more] VLD2012-94 DC2012-60
pp.201-206
RECONF 2012-09-18
10:20
滋賀 立命館大学 びわこくさつキャンパス エポック立命21 動的再構成可能回路におけるJPEGエンコーダ設計改良とその評価
澤野 肇荒木統行神戸尚志近畿大RECONF2012-26
動的再構成可能デバイスは、再構成技術により、限られた面積で複雑な機能を実現でき、容易に修正や拡張を行うことができるデバイ... [more] RECONF2012-26
pp.13-18
SR 2012-05-24
17:15
神奈川 慶応大(日吉キャンパス) [パネル討論]携帯端末のマルチバンド化
楢橋祥一岡崎浩司福田敦史古田敬幸河合邦浩佐藤 圭高儀雄太NTTドコモSR2012-12
将来の携帯端末に搭載されるRF回路では,さまざまな通信方式や周波数帯へ対応可能(リコンフィギュアラブル)な機能に加え,キ... [more] SR2012-12
pp.73-78
VLD 2012-03-07
13:20
大分 ビーコンプラザ 動的リコンフィギャラブルプロセッサにおける記憶回路の低消費電力化とDVFS手法の検討
早川勇輝宇佐美公良芝浦工大VLD2011-138
本稿では、動的リコンフィギャラブルプロセッサの消費エネルギーを削減するDVFS (Dynamically Voltage... [more] VLD2011-138
pp.109-114
VLD, CPSY, RECONF
(共催)
IPSJ-SLDM
(連催) [詳細]
2012-01-26
14:20
神奈川 慶応義塾大学 日吉キャンパス 3次元FPGAアレイHPCシステムへの数値演算回路の実装評価
高橋健一黎 江集 祐介嶋崎俊輔田向 権関根優年東京農工大VLD2011-115 CPSY2011-78 RECONF2011-74
近年,大規模コンピューティングはますます幅広い分野に利用されるようになり,柔軟性と低消費電力が求められている.これらの要... [more] VLD2011-115 CPSY2011-78 RECONF2011-74
pp.141-146
VLD, CPSY, RECONF
(共催)
IPSJ-SLDM
(連催) [詳細]
2012-01-26
16:40
神奈川 慶応義塾大学 日吉キャンパス MOSダブルゲート/CNTトランジスタを用いた再構成可能な論理回路とパターン面積の検討
林 隆程渡辺重佳湘南工科大VLD2011-119 CPSY2011-82 RECONF2011-78
再構成可能な2~6入力の論理回路のパターン設計を初めて行い、MOSダブルゲート型トランジスタ(DG)、 CNT型トランジ... [more] VLD2011-119 CPSY2011-82 RECONF2011-78
pp.163-168
RECONF 2011-09-27
11:25
愛知 名古屋大学(NCES) 動的再構成可能ハードウェアを利用したパターンマッチング処理手法の提案
野上将人渡邊誠也名古屋 彰岡山大RECONF2011-37
ハードウェアを用いた文字列のパターンマッチング処理は,比較対象となるパターンが増加するほど回路規模が増大する問題がある.... [more] RECONF2011-37
pp.87-92
RECONF 2011-09-27
13:20
愛知 名古屋大学(NCES) ダイナミックリコンフィギャラブルシステムSTPエンジンを用いた適応型Viterbi復号器の設計と実装
岸本有玄戸井崇雄宮島敬明天野英晴慶大RECONF2011-38
畳み込み符号の復号方法であるViterbiアルゴリズムをハードウェア上で実装する際に、拘束長や復号精度の変化などの複数の... [more] RECONF2011-38
pp.93-98
SDM, ICD
(共催)
2011-08-25
09:50
富山 富山県民会館 MOSダブルゲート/CNTトランジスタを用いた再構成可能な論理回路のパターン面積の検討
林 隆程渡辺重佳湘南工科大SDM2011-73 ICD2011-41
再構成可能な2~6入力の論理回路のパターン設計を初めて行い、MOSダブルゲート型トランジスタ(DG)、 CNT型トランジ... [more] SDM2011-73 ICD2011-41
pp.13-16
SCE 2011-07-13
15:40
東京 機械振興会館 SFQ回路を用いた高スループットなビットスライス乗算器
成瀬遥平鬼頭信貴高木直史京大SCE2011-9
単一磁束量子(SFQ)回路は,低消費電力性,高速性に優れ,次世代デバイスとして実用化されることが期待されている.SFQ回... [more] SCE2011-9
pp.47-52
SIS 2011-03-03
10:50
東京 東京都市大学世田谷キャンパス 自己組織化ニューラルネットワークのための動的再構成プラットフォーム
田向 権関根優年東京農工大SIS2010-55
本論文では,自己組織化ニューラルネットワークのための動的再構成可能なプラットフォームを提案する.
提案するプラットフォ... [more]
SIS2010-55
pp.13-17
CS, SIP, CAS
(共催)
2011-03-03
10:50
沖縄 大濱信泉記念館(石垣島) 組み込みネットワークアプリのためのXilinx Spartan3 FPGAを用いたローコストTCP/IPハードウェア実現
ナダヴ ベルグシュタイン田向 権関根優年東京農工大CAS2010-128 SIP2010-144 CS2010-98
As multi-processor based computers and electronic devices be... [more] CAS2010-128 SIP2010-144 CS2010-98
pp.155-160
VLD 2011-03-03
14:10
沖縄 沖縄県男女共同参画センター 動的再構成可能プロセッサにおける回路自動生成の一手法
荒木統行神戸尚志近畿大VLD2010-131
チップ内部の構成を動作中に変更することのできる動的再構成可能プロセッサは、必要に応じて動作を変更することで可能になり、注... [more] VLD2010-131
pp.87-92
RECONF, VLD, CPSY
(共催)
IPSJ-SLDM
(連催) [詳細]
2011-01-18
14:30
神奈川 慶應義塾大学日吉キャンパス マルチアクセラレータ型動的再構成プロセッサの実装
猪狩修平北道淳司奥山祐市黒田研一会津大VLD2010-108 CPSY2010-63 RECONF2010-77
近年のSystem on a Chip(SoC)において,特定の機能に特化した多種の専用ハードウェアの搭載による実装面積... [more] VLD2010-108 CPSY2010-63 RECONF2010-77
pp.163-168
 110件中 21~40件目 [前ページ]  /  [次ページ]  
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会