お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 68件中 41~60件目 [前ページ]  /  [次ページ]  
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
VLD, CPSY, RECONF
(共催)
IPSJ-SLDM
(連催) [詳細]
2012-01-26
12:40
神奈川 慶応義塾大学 日吉キャンパス CUDA実装された共通鍵ブロック暗号のための性能予測モデルの検討
西川尚紀岩井啓輔黒川恭一防衛大VLD2011-112 CPSY2011-75 RECONF2011-71
暗号化によるデータ保護の重要性が日々増している現状において,導入コストを抑えた高速暗号処理を実現する手段の1 つとして,... [more] VLD2011-112 CPSY2011-75 RECONF2011-71
pp.123-128
MI 2012-01-19
11:20
沖縄 那覇市ぶんかテンブス館 正規化相互情報量に基づく非剛体位置合わせのCUDAによる高速化
池田 圭伊野文彦萩原兼一阪大MI2011-98
本稿では,正規化相互情報量に基づく非剛体位置合わせの高速化を目的として,CUDA(Compute Unified Dev... [more] MI2011-98
pp.115-120
SANE 2011-12-16
17:05
埼玉 日本工業大学 GPU Based Chirp Scaling Algorithm for SAR Processing
Bambang SetiadiJosaphat Tetuko Sri SumantyoHiroaki KuzeChiba Univ.SANE2011-140
Accelerating synthetic aperture radar signal processing syst... [more] SANE2011-140
pp.77-79
EST 2011-10-07
14:55
長崎 長崎県美術館 3D FDTD法における吸収境界条件のGPU実装の評価
土肥慶亮柴田裕一郎小栗 清藤本孝文長崎大EST2011-79
本稿では,3D FDTD 法におけるPML 吸収境界条件のGPU 実装に関する評価を行う.我々の既存実装では,GPU で... [more] EST2011-79
pp.79-84
SIS, IPSJ-AVM
(連催)
2011-09-21
15:10
秋田 秋田大学手形キャンパスベンチャービジネスラボラトリー 大セミナー室 複数のGPUを用いたデジタルシネマ画像の実時間ウェーブレット変換
井上昂治江口翔馬黒木祥光久留米高専)・黒崎正行尾知 博九工大SIS2011-27
近い将来に普及が見込まれるディジタルシネマの画像は約$4,000 \times 2,000$の画素を有しており,符号化に... [more] SIS2011-27
pp.45-49
DC, CPSY
(併催)
2011-07-29
11:10
鹿児島 かごしま県民交流センター CUDA環境における共通鍵ブロック暗号の高速実装
西川尚紀岩井啓輔黒川恭一防衛大CPSY2011-13
コストパフォーマンスに優れたハードウェアとしてGPUが注目されており,暗号のGPUへの実装研究も盛んになってきている.G... [more] CPSY2011-13
pp.25-30
DC, CPSY
(併催)
2011-07-29
13:55
鹿児島 かごしま県民交流センター MPI埋め込み可能GPUプログラミングフレームワーク適用可能性の評価
島 圭吾三好健文近藤正章入江英嗣本多弘樹吉永 努電通大CPSY2011-17
GPU同士のデータ授受を見通しよく記述できるようにするために,
MPIを埋め込み可能なGPUプログラミングフレームワー... [more]
CPSY2011-17
pp.49-54
IT 2011-07-21
14:50
岡山 岡山大学 ハッシュ関数SHA-1のGPU(CUDA)によるソフトウェア並列高速実装
望月拓良金子敏信東京理科大IT2011-12
SHA-1はNISTによって開発されたアメリカ政府標準ハッシュ関数SHSである。
GPUはCPUに比べて高い並列演算能... [more]
IT2011-12
pp.13-18
NLP 2011-06-30
17:05
北海道 斜里町公民館ゆめホール知床 GPGPUを用いた組合せ最適化問題計算の高速化
橘 俊宏安達雅春東京電機大NLP2011-34
近年,グラフィックカード(graphics processing unit, GPU)に汎用的な計算をさせるGPGPU(... [more] NLP2011-34
pp.53-58
MSS, CAS, VLD, SIP
(共催)
2011-07-01
10:00
沖縄 沖縄県青年会館 GPUによるマルチプルアラインメントの並列計算
布田丈浩名嘉村盛和琉球大CAS2011-20 VLD2011-27 SIP2011-49 MSS2011-20
マルチプルアラインメントは、バイオインフォマティックスにおける主要な
情報処理の一つであり、バイオ研究の現場からはより... [more]
CAS2011-20 VLD2011-27 SIP2011-49 MSS2011-20
pp.115-119
US 2011-02-21
10:35
茨城 産業技術総合研究所つくばセンター CUDAとOpenGLを用いた音響数値解析の高速可視化に関する検討 ~ PMCC(Permeable Multi Cross-section Contours)の提案 ~
河田直樹大久保 寛田川憲男首都大東京)・土屋隆生同志社大)・石塚 崇清水建設US2010-114
近年,GPU(Graphics Processing Unit) を用いた科学計算の研究・開発が進んでいる.
本研究で... [more]
US2010-114
pp.13-18
DC 2011-02-14
15:15
東京 機械振興会館 一次元FPGAアレイから二次元アレイに拡張したCIP回路
黎 江高橋健一田向 権関根優年東京農工大DC2010-67
HPC 向けの計算機の多くは演算素子に汎用プロセッサを用いている.近年,特定の計算をアクセラレートするコプロセッサを搭載... [more] DC2010-67
pp.51-56
RECONF, VLD, CPSY
(共催)
IPSJ-SLDM
(連催) [詳細]
2011-01-17
11:45
神奈川 慶應義塾大学日吉キャンパス アンテナ設計のためのFDTD法による電磁界シミュレーションのGPUへの実装
土肥慶亮柴田裕一郎小栗 清藤本孝文長崎大VLD2010-88 CPSY2010-43 RECONF2010-57
本稿は,アンテナ設計のための,3 次元FDTD 法による電磁界シミュレーションのGPU を用いた高速化について述べる. ... [more] VLD2010-88 CPSY2010-43 RECONF2010-57
pp.25-30
ITE-AIT, ITE-BCT, ITE-ME
(共催)
IE
(連催) [詳細]
2010-11-11
15:55
鹿児島 鹿児島大学 Bilateral FilterによるSIFTの性能改善 ~ GPUを用いた高速化実装 ~
山崎智章甲藤二郎早大IE2010-87
SIFTは画像の回転、スケール変化、照明変化等に頑健な特徴量として知られている。しかし、従来手法ではマッチングの際、エッ... [more] IE2010-87
pp.19-24
ITE-AIT, ITE-BCT, ITE-ME
(共催)
IE
(連催) [詳細]
2010-11-11
16:20
鹿児島 鹿児島大学 GPU-Assisted Evolutive Image Predictor Generation
Matthew McCawleySeishi TakamuraHirohisa JozawaNTTIE2010-88
 [more] IE2010-88
pp.25-28
CPSY, DC
(併催)
2010-08-03
- 2010-08-05
石川 金沢市文化ホール GPU及びCell/B.E.に対応した解像度非依存型動画像処理ライブラリRaVioliの提案と実装
稲葉崇文大野将臣名工大)・桜井寛子オムロン)・津邑公暁松尾啓志名工大CPSY2010-9
近年,侵入者検知システムなどリアルタイム性が重要なシステムの開発が盛んに行われているが,汎用システムでは,リアルタイム動... [more] CPSY2010-9
pp.7-12
CAS 2010-01-28
14:15
京都 京大会館 FPGAアレイに実装するポアソン方程式とCIP法演算回路の性能評価
佐藤一輝黎 江高橋健一田向 権小林祐一関根優年東京農工大CAS2009-67
近年,FPGAをHPC用途に使用する例が増加しつつある.
我々は,大規模FPGAを搭載し,三次元方向にI/Oを装備した... [more]
CAS2009-67
pp.19-24
ICD, IPSJ-ARC, IPSJ-EMB
(連催)
2010-01-28
14:00
東京 東芝本社 [招待講演]超並列マルチコアGPUを用いた高速演算処理の実用化 ~ 512個の32/64-bitプロセッサ・コアを1チップに集積したGPUの数値演算処理への応用 ~
馬路 徹エヌビディア・ジャパンICD2009-108
PC/WS等に使用されるグラフィックスチップは、描画アルゴリズムの急速な進歩に対応するため、汎用の並列マルチコアGPUと... [more] ICD2009-108
pp.39-44
VLD, CPSY, RECONF
(共催)
IPSJ-SLDM
(連催) [詳細]
2010-01-27
10:00
神奈川 慶應義塾大学日吉キャンパス CUDAによるAES実装のための計算粒度最適化手法
西川尚紀岩井啓輔黒川恭一防衛大VLD2009-86 CPSY2009-68 RECONF2009-71
並列計算プラットフォームとしてGPGPU が注目されており,CUDAがその開発環境として大きなシェアを占めるに至っている... [more] VLD2009-86 CPSY2009-68 RECONF2009-71
pp.107-112
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2009-12-03
10:20
高知 高知市文化プラザ Smith-WatermanアルゴリズムにおけるGPUを用いた実装方法の一提案
土肥慶亮長崎大)・Ling Chengエディンバラ大)・濱田 剛柴田裕一郎小栗 清長崎大)・Khaled Benkridエディンバラ大CPSY2009-43
本稿では,Smith-Waterman (SW) アルゴリズムをGPU上で並列計算させるための設計,実装を行う.実装では... [more] CPSY2009-43
pp.1-6
 68件中 41~60件目 [前ページ]  /  [次ページ]  
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会