電子情報通信学会 研究会発表申込システム
研究会 開催プログラム
技報閲覧サービス
技報オンライン
‥‥ (ESS/通ソ/エレソ/ISS)
技報アーカイブ
‥‥ (エレソ)
 トップ  戻る   前のVLD研究会 / 次のVLD研究会 [HTML] / [HTML(simple)] / [TEXT]  [Japanese] / [English] 


VLSI設計技術研究会(VLD) [schedule] [select]
専門委員長 竹中 崇 (NEC)
副委員長 越智 裕之 (立命館大)
幹事 福田 大輔 (富士通研), 永山 忍 (広島市大)
幹事補佐 Parizy Matthieu (富士通研)

コンピュータシステム研究会(CPSY) [schedule] [select]
専門委員長 中島 康彦 (奈良先端大)
副委員長 中野 浩嗣 (広島大), 入江 英嗣 (東大)
幹事 三吉 貴史 (富士通研), 鯉渕 道紘 (NII)
幹事補佐 大川 猛 (宇都宮大), 高前田 伸也 (北大)

リコンフィギャラブルシステム研究会(RECONF) [schedule] [select]
専門委員長 渡邊 実 (静岡大)
副委員長 本村 真人 (北大), 柴田 裕一郎 (長崎大)
幹事 山口 佳樹 (筑波大), 谷川 一哉 (広島市大)
幹事補佐 三好 健文 (イーツリーズ・ジャパン), 小林 悠記 (NEC)

システム・アーキテクチャ研究会(IPSJ-ARC) [schedule] [select]
主査 五島 正裕 (NII)
幹事 小野 貴継 (九大), 近藤 正章 (東大), 長谷川 揚平 (東芝), 三輪 忍 (電通大)

システムとLSIの設計技術研究会(IPSJ-SLDM) [schedule] [select]
主査 福井 正博 (立命館大)
幹事 横山 昌生 (シャープ), 高島 康裕 (北九州市大), 西出 岳央 (東芝)

日時 2017年 1月23日(月) 13:00 - 17:40
2017年 1月24日(火) 09:00 - 18:10
2017年 1月25日(水) 09:00 - 15:15
議題 FPGA応用および一般 
会場名 慶應義塾大学 日吉キャンパス 来往舎 大会議室 

1月23日(月) 午後  専用システムとアクセラレータ1
座長: 三好 健文(イーツリーズ・ジャパン)
13:00 - 14:15
(1)
RECONF
13:00-13:25 FPGAとMPUを用いたテンプレートマッチングのハードウェアアクセラレーション 松本優路富岡洋一北道淳司会津大
(2)
RECONF
13:25-13:50 実数値GA専用プロセッサを用いたFIRフィルタの最適設計 塚原彰彦金杉昭徳東京電機大
(3)
RECONF
13:50-14:15 多倍長精度積分計算を加速させる専用システムGRAPE9-MPXの開発とその応用 台坂 博一橋大)・中里直人会津大)・石川 正湯浅富久子高エネルギー加速器研究機構)・似鳥啓吾理研
  14:15-14:30 休憩 ( 15分 )
1月23日(月) 午後  FPGAクラスタ
座長: 谷川 一哉(広島市大)
14:30 - 16:10
(4)
RECONF
14:30-14:55 高速カメラを用いた可視光通信のための光源追跡モジュールの並列化の検討 中原 優泉 知論孟 林立命館大)・白木善史鎌本 優守谷健弘NTT
(5)
RECONF
14:55-15:20 CPU-FPGA混在クラスタにおけるリモート部分再構成の初期性能評価 長名保範坂本洋平松田紘作大久保慎也琉球大
(6)
RECONF
15:20-15:45 高速シリアル光インターコネクトを用いたFPGA分割実装 村瀬 大高木大智尼崎太樹久我守弘飯田全広末吉敏則熊本大
(7)
CPSY
15:45-16:10 マルチノードFPGAによるストリームデータ分散結合処理 多田昂介川原尚人吉見真聡策力木格吉永 努電通大
  16:10-16:25 休憩 ( 15分 )
1月23日(月) 午後  ニューラルネット1
座長: 三吉 貴史(富士通研)
16:25 - 17:40
(8)
CPSY
16:25-16:50 GPUの計算結果を集約する10GbE FPGAスイッチの検討 竹本一馬林 愛美森島 信松谷宏紀慶大
(9)
CPSY
16:50-17:15 DCNNに最適なCGRAの探索と予備評価 一倉孝宏奈良先端大/コニカミノルタ)・山野龍佑福岡久和中島康彦奈良先端大
(10)
RECONF
17:15-17:40 マルチFPGA上でのCNNの実装 武者千嵯慶大)・工藤知宏東大)・鯉渕道紘NII)・天野英晴慶大
  18:00-20:00 懇親会 ( 120分 )
1月24日(火) 午前  開発支援
座長: 富田 憲範(富士通研)
09:00 - 10:40
(11)
RECONF
09:00-09:25 IoT/CPS技術を支援する高位合成フレームワークの構想 照屋大地中條拓伯東京農工大
(12)
RECONF
09:25-09:50 MCU-FPGA複合システム向けフレームワークの検討 鈴木涼太中條拓伯東京農工大
(13) 09:50-10:15 (IPSJ-SLDM) 北九州学術研究都市CMOSプロセスに対応した高位合成デジタルLSI開発フローの構築
古川拓実・河村まりや・冨山修平・清水尚彦(東海大)
(14) 10:15-10:40 (IPSJ-SLDM) A Framework for Tree-based Checkpointing Architecture for FPGA Computing
Vu Hoang Gia(奈良先端大)・Takamaeda-Yamazaki Shinya(北大)・Nakada Takashi・Nakashima Yasuhiko(奈良先端大)
  10:40-10:55 休憩 ( 15分 )
1月24日(火) 午後  GPU
座長: 小川 周吾(NEC)
10:55 - 12:10
(15)
CPSY
10:55-11:20 VRアプリケーションのためのリモートGPU割り当ての検討 森島 信岡崎真博慶大)・松谷宏紀慶大/JST/NII
(16)
CPSY
11:20-11:45 アプリケーション中の通信にPEACH3を利用した場合の評価 金田隆大慶大)・塙 敏博東大)・天野英晴慶大
(17)
CPSY
11:45-12:10 GPUによるオブジェクト分割フレネルホログラム生成処理の最適化検討 渡邉晋平宇都宮大)・ボアズ ジェシー ジャッキンNICT)・大川 猛大津金光横田隆史早崎芳夫谷田貝豊彦馬場敬信宇都宮大
  12:10-13:30 昼休み ( 80分 )
1月24日(火) 午後  システム・アーキテクチャ
座長: 東條 信明(東芝)
13:30 - 15:10
(18)
CPSY
13:30-13:55 多重ループの動的挙動解析のためのループブロックを導入したパスプロファイラの実現 菊池祐貴大津金光馬場敬信横田隆史大川 猛宇都宮大
(19)
CPSY
13:55-14:20 耐タンパ性のための位置レジスタ表現の検討 佐藤清広藤枝直輝市川周一豊橋技科大
(20)
RECONF
14:20-14:45 消費エネルギーを分配した領域毎に立上げ可能なプロセッサの検討 金子博昭金杉昭徳東京電機大
(21) 14:45-15:10 (IPSJ-ARC) 省電力NoC向けの動的リンク分割を用いたハイブリッドスイッチング手法
和遠・近藤正章(東大)
  15:10-15:25 休憩 ( 15分 )
1月24日(火) 午後  ニューラルネット2
座長: 渡邊 実(静岡大)
15:25 - 16:40
(22)
RECONF
15:25-15:50 電力性能効率に優れた二値化ディープニューラルネットワークのFPGA実装 米川晴義中原啓貴東工大)・本村真人北大
(23)
RECONF
15:50-16:15 畳込みニューラルネットワークのニューロン刈りによるメモリ量削減とFPGA実現について 藤井智也佐藤真平中原啓貴東工大)・本村真人北大
(24)
RECONF
16:15-16:40 [ショートペーパー]ニューラルネットワークのROS準拠FPGAコンポーネント化の初期検討 松本拓也山科和史大川 猛大津金光横田隆史宇都宮大
  16:40-16:55 休憩 ( 15分 )
1月24日(火) 午後  専用システムとアクセラレータ2
座長: 小林 悠記(NEC)
16:55 - 18:10
(25)
RECONF
16:55-17:20 ストリームデータに対するマハラノビス距離に基づく外れ値検出手法のFPGA実装 荒井悠人若林真一永山 忍稲木雅人広島市大
(26)
VLD
17:20-17:45 新しい剰余SD数加算アルゴリズムとRSA暗号処理への応用 石川和誠田中勇樹魏 書剛群馬大
(27)
RECONF
17:45-18:10 Trace-Driven Emulation of Large-Scale Networks-on-Chip on FPGAs Thiem Van ChuKenji KiseTokyo Tech
1月25日(水) 午前  低電力
座長: 原 祐子(東工大)
09:00 - 10:40
(28)
CPSY
09:00-09:25 自然エネルギーによる低電力リコンフィギュアラブルアクセラレータの動作 畔上佳太増山滉一朗奥原 颯天野英晴慶大
(29)
VLD
09:25-09:50 典型的な回路を用いた近似演算における入力系列の演算精度への影響の調査 佐藤真平右近祐太高橋篤司東工大
(30)
VLD
09:50-10:15 高精度ストカスティック演算のためのFSM設計 多和田雅師柳澤政生戸川 望早大
(31)
VLD
10:15-10:40 Verify機能を備えた不揮発性フリップフロップの提案と評価 赤池純也宇佐美公良芝浦工大
  10:40-10:55 休憩 ( 15分 )
1月25日(水) 午後  三次元積層/メモリ
座長: 近藤 雄樹(日立)
10:55 - 12:35
(32)
VLD
10:55-11:20 三次元積層チップの発熱におけるチップ内温度の過渡解析およびその評価 安田匠吾宇佐美公良芝浦工大
(33) 11:20-11:45 (IPSJ-ARC) Near Memory Processing on Hybrid Memories
Eishi Arima(東大)
(34) 11:45-12:10 (IPSJ-ARC) STRAIGHTにおける投機メモリフォワーディングの実装の検討
酒井一憲・中江哲史・入江英嗣・坂井修一(東大)
(35) 12:10-12:35 (IPSJ-ARC) 透過的メモリ階層チューニングのための動的バイナリ変換機構の設計と開発
佐藤幸紀・幸朋矢・遠藤敏夫(東工大)
  12:35-14:00 昼休み ( 85分 )
1月25日(水) 午後  ネットワーク
座長: 中島 康彦(奈良先端大)
14:00 - 15:15
(36)
CPSY
14:00-14:25 FPGA NICを用いたブロックチェーン分散型台帳のキャッシング 榊原優真中村幸平慶大)・松谷宏紀慶大/JST/NII
(37)
CPSY
14:25-14:50 10GbE FPGAスイッチによるMapReduce遅延タスクの代理応答 三塚皐矢林 愛美慶大)・松谷宏紀慶大/JST/NII
(38)
CPSY
14:50-15:15 凖最適な単方向ネットワークの構成法と評価 十時知滉中原 浩藤木大地慶大)・鯉渕道紘NII)・天野英晴慶大

講演時間
一般講演発表 20 分 + 質疑応答 5 分

問合先と今後の予定
VLD VLSI設計技術研究会(VLD)   [今後の予定はこちら]
問合先 福田 大輔(富士通研究所)
E-: d- 
お知らせ ◎VLD研究会ホームページもご覧下さい.
http://www.ieice.org/~vld/
CPSY コンピュータシステム研究会(CPSY)   [今後の予定はこちら]
問合先 津邑 公暁(名工大)
E-:

最新情報はCPSY研究会WEBページをご覧ください。
http://www.ieice.or.jp/iss/cpsy/jpn/ 
RECONF リコンフィギャラブルシステム研究会(RECONF)   [今後の予定はこちら]
問合先 NEC
小林 悠記
e-: y-bahqc
Tel: 044-431-7540
Fax: 044-435-1096 
IPSJ-ARC システム・アーキテクチャ研究会(IPSJ-ARC)   [今後の予定はこちら]
問合先 近藤 正章(東大)
nlipciu- 
お知らせ http://sigarc.ipsj.or.jp/
IPSJ-SLDM システムとLSIの設計技術研究会(IPSJ-SLDM)   [今後の予定はこちら]
問合先 高島 康裕(北九州市大)
E sldm2015isenvk-u 
お知らせ ◎SLDM研究会ホームページもご覧下さい.
http://www.sig-sldm.org/


Last modified: 2017-01-18 08:34:45


ご注意: 迷惑メール対策のためメールアドレスの一部の文字を置換しております.ご了承ください.

[この開催に関する講演論文リストをダウンロードする] ※ こちらのページの最下にあるダウンロードボタンを押してください
 

[研究会資料(技術研究報告)の当日価格一覧] ※ 開催2週間前頃に掲載されます
 
[研究会発表・参加方法,FAQ] ※ ご一読ください
 
[研究会資料インデックス(vol. no.ごとの表紙と目次)]
 

[VLD研究会のスケジュールに戻る]   /   [CPSY研究会のスケジュールに戻る]   /   [RECONF研究会のスケジュールに戻る]   /   [IPSJ-ARC研究会のスケジュールに戻る]   /   [IPSJ-SLDM研究会のスケジュールに戻る]   /  
 
 トップ  戻る   前のVLD研究会 / 次のVLD研究会 [HTML] / [HTML(simple)] / [TEXT]  [Japanese] / [English] 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会