電子情報通信学会 研究会発表申込システム
研究会 開催プログラム
技報閲覧サービス
技報オンライン
‥‥ (ESS/通ソ/エレソ/ISS)
技報アーカイブ
‥‥ (エレソ)
 トップ  戻る   前のVLD研究会 / 次のVLD研究会 [HTML] / [HTML(simple)] / [TEXT]  [Japanese] / [English] 


VLSI設計技術研究会(VLD) [schedule] [select]
専門委員長 竹中 崇 (NEC)
副委員長 越智 裕之 (立命館大)
幹事 福田 大輔 (富士通研), 永山 忍 (広島市大)
幹事補佐 Parizy Matthieu (富士通研)

電子部品・材料研究会(CPM) [schedule] [select]
専門委員長 野毛 悟 (沼津高専)
副委員長 廣瀬 文彦 (山形大)
幹事 小舘 淳一 (NTT), 岩田 展幸 (日大)
幹事補佐 坂本 尊 (NTT), 中村 雄一 (豊橋技科大)

集積回路研究会(ICD) [schedule] [select]
専門委員長 藤島 実 (広島大)
副委員長 日高 秀人 (ルネサス エレクトロニクス)
幹事 吉田 毅 (広島大), 高宮 真 (東大)
幹事補佐 橋本 隆 (パナソニック), 夏井 雅典 (東北大), 伊藤 浩之 (東工大), 範 公可 (電通大)

画像工学研究会(IE) [schedule] [select]
専門委員長 高村 誠之 (NTT)
副委員長 浜本 隆之 (東京理科大), 市ヶ谷 敦郎 (NHK)
幹事 坂東 幸浩 (NTT), 宮田 高道 (千葉工大)
幹事補佐 河村 圭 (KDDI研), 高橋 桂太 (名大)

コンピュータシステム研究会(CPSY) [schedule] [select]
専門委員長 中島 康彦 (奈良先端大)
副委員長 中野 浩嗣 (広島大), 入江 英嗣 (東大)
幹事 三吉 貴史 (富士通研), 鯉渕 道紘 (NII)
幹事補佐 大川 猛 (宇都宮大), 高前田 伸也 (奈良先端大)

ディペンダブルコンピューティング研究会(DC) [schedule] [select]
専門委員長 井上 美智子 (奈良先端大)
副委員長 福本 聡 (首都大東京)
幹事 吉村 正義 (京都産大), 金子 晴彦 (東工大)

リコンフィギャラブルシステム研究会(RECONF) [schedule] [select]
専門委員長 渡邊 実 (静岡大)
副委員長 本村 真人 (北大), 柴田 裕一郎 (長崎大)
幹事 山口 佳樹 (筑波大), 谷川 一哉 (広島市大)
幹事補佐 三好 健文 (イーツリーズ・ジャパン), 小林 悠記 (NEC)

システム・アーキテクチャ研究会(IPSJ-ARC) [schedule] [select]
主査 五島 正裕 (国立情報学研究所)
幹事 小野 貴継 (九州大学), 近藤 正章 (東京大学), 長谷川 揚平 (東芝), 三輪 忍 (電気通信大学)

システムとLSIの設計技術研究会(IPSJ-SLDM) [schedule] [select]
主査 浜口 清治 (島根大学)
幹事 西出 岳央 (東芝), 高島 康裕 (北九州市大), 許 浩沿 (パナソニック)

日時 2016年11月28日(月) 10:30 - 17:40
2016年11月29日(火) 09:00 - 17:45
2016年11月30日(水) 09:00 - 15:00
議題 デザインガイア2016 -VLSI設計の新しい大地- 
会場名 立命館大学 大阪いばらきキャンパス (OIC) 立命館いばらきフューチャープラザ 
住所 〒567-8570 大阪府茨木市岩倉町2-150
交通案内 来学の際は公共交通機関をご利用下さい。
http://www.ritsumei.ac.jp/accessmap/oic/
会場世話人
連絡先
立命館大学理工学部 谷口一徹
072-665-2500(OIC B棟ホール受付)
他の共催 ◆協賛:IEEE CEDA All Japan Joint Chapter, IEEE CAS Society Kansai Chapter; VLD, DC, IPSJ-SLDM(連催); CPM, ICD, IE(共催); CPSY, IPSJ-ARC(連催); RECONF(単独)
お知らせ ◎キャンパス内は全面禁煙ですのでご留意下さい。
◎デザインガイア2016懇親会(11/29(火)開催)のご案内
懇親会日程: 2016年11月29日(火) 18:00 - 20:00
懇親会会場: GARDEN TERRACE LION 立命館いばらきフューチャープラザ店
http://r.gnavi.co.jp/c9np41d90000/ (会場隣接)
参加費:
早期割引(11/18(金)まで) 学生4,000円/一般5,000円
通常料金(11/19(土)以降) 学生5,000円/一般6,000円
※会場の準備の関係で,11/11(金)までに申込いただけますと大変助かります.
----------
【お申込み方法】
懇親会へご参加される方は,下記の Format にご記入の上,
vld-ia16party
宛にお申し込みくださいますようお願い申し上げます.
----- Format ここから---------------------------------------------------
宛先:デザインガイア2016懇親会担当 (vld-ia16party)
・お名前:
・ご所属:
・E-:
・参加区分: 学生 / 一般
※参加者が複数いらっしゃる場合には,全員分の情報をお送りください.
----- Format ここまで---------------------------------------------------
【お問い合わせ先】
デザインガイア2016懇親会担当幹事
vld-ia16party
-------------------------------------------------------------------------

11月28日(月) 午前  回路設計1
座長: 越智裕之(立命館大学)
10:30 - 11:20
(1)
VLD
10:30-10:55 最小の入力数でStochastic Numberを生成する回路設計手法 六車利都子山下 茂立命館大
(2)
VLD
10:55-11:20 可変な並列度を有するFork-Joinタスクのスケジューリング 島田佳奈谷口一徹冨山宏之立命館大
11月28日(月) 午前  ニューラルネットワーク
座長: 藤枝直輝(豊橋技術科学大学)
10:30 - 11:45
(3) 10:30-10:55 スケーラブルなディープラーニング向けアクセラレータチップの設計と評価
○高田 遼・石川 潤・坂本龍一・近藤正章・中村 宏(東大)・大久保徹以・小島拓也・天野英晴(慶大)
(4) 10:55-11:20 ナノフォトニック・ニューラルアクセラレーション構想
〇川上哲志・磯部 聖・浅井里奈・小野貴継・本田宏明・井上弘士(九大)・納富雅也(NTT)
(5) 11:20-11:45 可飽和吸収体の利用を前提としたナノフォトニック・ニューラルアクセラレータ向け活性化関数の評価
〇磯部 聖・川上哲志・小野貴継・井上弘士(九大)・納富雅也(NTT)
  11:45-12:45 昼食 ( 60分 )
11月28日(月) 午後  回路設計2
座長: Parizy Matthieu (富士通研究所)
12:45 - 14:00
(6)
VLD
12:45-13:10 マイクロエナジーハーベスティングのための2段昇圧型チャージポンプ回路方式 木村知也越智裕之立命館大
(7)
VLD
13:10-13:35 薄膜BOX-SOI(SOTB)におけるレベルシフタレス設計の実現性の検討と評価 小暮俊輔宇佐美公良芝浦工大
(8)
VLD
13:35-14:00 Xilinx FPGAのためのRTL記述からの一般同期式回路の実装フロー 寺田万理増子 駿小平行秀会津大
11月28日(月) 午後  ARC招待講演
座長: 小野貴継(九州大学)
13:00 - 14:00
(9) 13:00-14:00 車載用画像認識プロセッサViscontiシリーズの開発
〇田辺 淳(東芝)
  14:00-14:15 休憩 ( 15分 )
11月28日(月) 午後  ノイズ・ソフトエラー
座長: 永山忍(広島市立大学)
14:15 - 15:55
(10)
VLD
14:15-14:40 TCADシミュレーションを用いたFDSOIプロセスの耐ソフトエラー回路構造の検討 山田晃大丸岡晴喜梅原成宏古田 潤小林和淑京都工繊大
(11)
VLD
14:40-15:05 PHITS-TCADシミュレーションによるFinFETとFDSOIのソフトエラー耐性の評価 梅原成宏古田 潤小林和淑京都工繊大
(12)
VLD
15:05-15:30 重イオン照射測定によるFDSOIにおけるFFのソフトエラー耐性の評価 一二三 潤梅原成宏丸岡晴喜古田 潤小林和淑京都工繊大
(13)
VLD
15:30-15:55 40 nm SiONプロセスにおけるランダムテレグラフノイズ複合欠陥モデルを用いた回路解析手法 籔内美智太郎大島 梓駒脇拓弥小林和淑岸田 亮古田 潤京都工繊大)・Pieter WeckxKUL/IMEC)・Ben KaczerIMEC)・松本高士東大)・小野寺秀俊京大
11月28日(月) 午後  高位合成およびリコンフィギャラブルアクセラレータ
座長: 三好健文 (イーツリーズ・ジャパン)
14:15 - 15:55
(14)
RECONF
14:15-14:40 高位合成を用いた3次元立体音響プロセッサの設計 大平裟耶土屋尚暉松村哲哉日大
(15)
RECONF
14:40-15:05 可変パイプライン超低電力粗粒度再構成可能アクセラレータの実装と評価 安藤尚輝増山滉一朗奥原 颯天野英晴慶大
(16)
RECONF
15:05-15:30 FPGAソーティングアクセラレータのためのマージネットワークの改良 齊藤 誠眞下 達Thiem Van Chu吉瀬謙二東工大
(17)
RECONF
15:30-15:55 PLC命令列の高位合成によるハードウェア化 石垣良樹田中 佑藤枝直輝市川周一豊橋技科大
  15:55-16:10 休憩 ( 15分 )
11月28日(月) 午後  ポスターセッション
16:10 - 17:40
(18) 16:10-17:40 P01 [広江友哉] Vivado HLSによる○×ゲーム探索再帰記述のハードウェア化

P02 [東 俊輝] 原子移動型スイッチを用いた小面積なプログラマブルロジックとそのための遅延最適なテクノロジマッピング手法

P03 [池邊雅登] 3次元FPGA向け消費電力解析ツール

P04 [片下敏宏] 低消費電力FPGAの応用回路実装を伴う評価のための環境構築と予備実験

P05 [六車利都子] 最小の入力数でStochastic Numberを生成する回路設計手法

P06 [島田佳奈] 可変な並列度を有するFork-Joinタスクのスケジューリング

P07 [木村知也] マイクロエナジーハーベスティングのための2段昇圧型チャージポンプ回路方式

P08 [山田晃大] TCADシミュレーションを用いたFDSOIプロセスの耐ソフトエラー回路構造の検討

P09 [伊東光希] セレクタ論理に帰着させたバタフライ演算器のFPGA実装評価

P10 [渡辺友希] ディープラーニングを用いたリソグラフィシミュレーションモデルの高精度化

P11 [島崎健太] CCNルータのためのコンテンツのネーム長による分割ハッシュテーブルと平衡木によるFIBの構築

P12 [北山遼育] 動作中のIoTデバイスに対する電気容量変化の測定を用いた不正改変検知装置の設計

P13 [井川昂輝] 経年劣化を考慮したフロアプラン統合化高位合成手法

P14 [石川大輔] 高位合成によるアクセラレータ設計を対象としたサイクル数削減およびバッファサイズ最小化のためのデータ転送最適化手法

P15 [河塚信吾] 微小遅延故障テストのためのTDC組込み型スキャンFFの設計について

P16 [Fakir Sharif Hossain] A Golden-IC Free Clock Tree Driven Authentication Approach for Hardware Trojan Detection

P17 [松井千尋] 半導体ストレージシステムにおけるSCM, MLC/TLC NANDフラッシュメモリの最適な構成の設計

P18 [鶴見洸太] IoTデバイス向けReRAM書き込み電圧生成回路の低電圧化およびコンパレータ回路のバイアス電流最適化手法

P19 [高田 遼] スケーラブルなディープラーニング向けアクセラレータチップの設計と評価
11月29日(火) 午前  FPGA応用および一般
座長: 小林悠記 (NEC)
10:05 - 11:45
(19)
RECONF
10:05-10:30 Vivado HLSによる○×ゲーム探索再帰記述のハードウェア化 広江友哉大野真史泉 知論孟 林立命館大
(20)
RECONF
10:30-10:55 原子移動型スイッチを用いた小面積なプログラマブルロジックとそのための遅延最適なテクノロジマッピング手法 東 俊輝越智裕之立命館大
(21)
RECONF
10:55-11:20 3次元FPGA向け消費電力解析ツール 池邊雅登趙 謙尼崎太樹飯田全広久我守弘末吉敏則熊本大
(22)
RECONF
11:20-11:45 低消費電力FPGAの応用回路実装を伴う評価のための環境構築と予備実験 片下敏宏日置雅和堀 洋平小池帆平産総研
11月29日(火) 午前  回路実装
座長: 吉河武文(長野高専)
09:00 - 10:15
(23)
VLD
09:00-09:25 薄膜BOX-SOIを用いた基板バイアス制御による低消費電力スタンダードセルメモリの設計と実装 吉田有佑宇佐美公良芝浦工大
(24)
VLD
09:25-09:50 超低消費電力再構成可能アクセラレータCC-SOTB2の実装と評価 増山滉一朗安藤尚輝松下悠亮奥原 颯天野英晴慶大
(25)
VLD
09:50-10:15 セレクタ論理に帰着させたバタフライ演算器のFPGA実装評価 伊東光希柳澤政生戸川 望早大
11月29日(火) 午前  メモリ・デバイス技術
座長: 新居浩二(ルネサスエレクトロニクス)
09:00 - 10:15
(26)
ICD
09:00-09:25 ランダムばらつきが低減されたプロセスにおける超低電圧条件下でのSTIストレス効果と逆狭チャネル効果による閾値ばらつきの実測 小笠原泰弘小池帆平産総研
(27)
ICD
09:25-09:50 半導体ストレージシステムにおけるSCM, MLC/TLC NANDフラッシュメモリの最適な構成の設計 松井千尋山賀祐典杉山佑輔竹内 健中大
(28)
ICD
09:50-10:15 TSVを用いた三次元実装LSIの電源配線におけるEMI特性 荒賀佑樹産総研)・永田 真三浦典之池田博明神戸大)・菊地克弥産総研
  10:15-10:30 休憩 ( 15分 )
11月29日(火) 午前  配線・DFM
座長: 福田大輔(富士通研究所)
10:30 - 11:45
(29)
VLD
10:30-10:55 ディープラーニングを用いたリソグラフィシミュレーションモデルの高精度化 渡辺友希松縄哲明木村泰己野嶋茂樹東芝
(30)
VLD
10:55-11:20 集合対間配線問題のための配線の付け替えによる配線長差最小化手法 原 秀太郎藤吉邦洋東京農工大
(31)
VLD
11:20-11:45 カットプロセスを前提としたSelf-Aligned Double Patterningのための2色グリッドに準じた配線手法 三浦発彦長谷川 充藤吉邦洋東京農工大
11月29日(火) 午前  CPM招待講演
座長: 小舘淳一(NTT)
10:30 - 11:20
(32)
CPM
10:30-10:55 [招待講演]SOI基板の直接接合を用いた画素並列信号処理3次元構造CMOSイメージセンサの開発 後藤正英本田悠葵渡部俊久萩原 啓難波正和井口義則NHK)・更屋拓哉小林正治日暮栄治年吉 洋平本俊郎東大
(33)
CPM
10:55-11:20 [招待講演]IoT時代におけるエッジデバイスのインテリジェント化を支える脳型デバイスの重要性 折井靖光長瀬産業
  11:45-13:00 昼食 ( 75分 )
11月29日(火) 午後  RECONF招待講演
座長: 本村真人 (北大)
13:00 - 14:00
(34)
RECONF
13:00-14:00 [招待講演]ソフトウェアエンジニアと高位合成 満田賢一郎大和田浩司山本真司ISP
11月29日(火) 午後  ICD招待講演
座長: 井上弘士(九州大学)
13:15 - 14:00
(35)
ICD
13:15-14:00 [招待講演]超大規模超高速画像表示技術と応用展開 〜 画像ビッグデータの応用 〜 川瀬英路カミエンス
  14:00-14:05 休憩 ( 5分 )
11月29日(火) 午後  ポスター表彰
14:05 - 14:35
(36) 14:05-14:35 ポスター表彰
  14:35-14:40 休憩 ( 5分 )
11月29日(火) 午後  VLD基調講演
座長: 竹中崇(NEC)
14:40 - 15:30
(37)
共通
14:40-15:30 [基調講演]IoT時代に向け組合せ最適化問題を効率的に解くCMOSアニーリングマシン 山岡雅直日立
  15:30-15:45 休憩 ( 15分 )
11月29日(火) 午後  IE基調講演1
座長: 高村誠之(NTT)
15:45 - 16:30
(38)
共通
15:45-16:30 [基調講演]デジタル映像の符号化技術・伝送装置の開発とハイビジョン化への貢献 中川 章富士通研
  16:30-16:45 休憩 ( 15分 )
11月29日(火) 午後  IE基調講演2
座長: 坂東幸浩(NTT)
16:45 - 17:45
(39)
共通
16:45-17:45 [基調講演]データマイニング技術と応用 〜 グラフマイニングと探索的データ分析 〜 鬼塚 真阪大
11月30日(水) 午前  テスト生成およびテスト容易化設計
座長: 大竹哲史(大分大学)
09:00 - 10:40
(40)
DC
09:00-09:25 重み付き故障カバレージに基づくテストパターン並替えの高速化手法 犬山慎吾岩崎一彦首都大東京)・新井雅之日大
(41)
DC
09:25-09:50 微小遅延故障テストのためのTDC組込み型スキャンFFの設計について 河塚信吾四柳浩之橋爪正樹徳島大
(42)
VLD
09:50-10:15 SATソルバを用いた信号遷移回数を考慮した遷移故障向けテストパタン生成手法について 松永裕介九大
(43)
DC
10:15-10:40 オンチップ故障診断のためのLFSRシード生成法 南薗隼人大竹哲史大分大
11月30日(水) 午前  コンピュータシステム一般
座長: 安里彰(富士通)
09:00 - 10:40
(44)
CPSY
09:00-09:25 オンチップボディバイアス調節機構アーキテクチャの提案と実装 奥原 颯Akram Ben Ahmed天野英晴慶大
(45)
CPSY
09:25-09:50 内部抵抗の大きい電源に対応するボディバイアス制御手法 天野英晴増山滉一朗奥原 颯畔上佳太慶大
(46) 09:50-10:15 データ圧縮機能搭載ストレージにおける空き容量を考慮したライト制御方式
〇松下貴記・川口智大・関 俊哉(日立)
(47)
CPSY
10:15-10:40 リモートGPUを用いたグラフ処理におけるGPU間同期手法の検討 森島 信松谷宏紀慶大
  10:40-10:55 休憩 ( 15分 )
11月30日(水) 午後  セキュリティおよびネットワーク
座長: 小林悠記(NEC)
10:55 - 12:10
(48)
VLD
10:55-11:20 CCNルータのためのコンテンツのネーム長による分割ハッシュテーブルと平衡木によるFIBの構築 島崎健太早大)・右近祐太宮崎昭彦NTT)・津田俊隆中里秀則戸川 望早大
(49)
VLD
11:20-11:45 動作中のIoTデバイスに対する電気容量変化の測定を用いた不正改変検知装置の設計 北山遼育早大)・竹中 崇NEC)・柳澤政生戸川 望早大
(50)
DC
11:45-12:10 A Golden-IC Free Clock Tree Driven Authentication Approach for Hardware Trojan Detection Fakir Sharif HossainTomokazu YonedaMichiko InoueNAIST)・Alex OrailogluUCSD
11月30日(水) 午前  画像処理・アーキテクチャ
座長: 中島雅逸(ソシオネクスト)
10:55 - 12:10
(51)
ICD
10:55-11:20 リアルタイムHEVCエンコーダLSIの電力削減手法の提案 大西隆之大森優也岩崎裕江清水 淳NTT
(52)
ICD
11:20-11:45 単一磁束量子回路を用いたシフトレジスタ型キャッシュメモリ・アーキテクチャの提案 石田浩貴九大)・田中雅光名大)・小野貴継井上弘士九大
(53)
IE
11:45-12:10 解像度変化に頑健な画像マッチングのためのランキング学習に基づいた特徴点検出法 吉川 慧亀山啓輔筑波大
  12:10-13:20 昼食 ( 70分 )
11月30日(水) 午後  高位合成
座長: 高島康裕(北九州市立大学)
13:20 - 14:10
(54)
VLD
13:20-13:45 経年劣化を考慮したフロアプラン統合化高位合成手法 井川昂輝柳澤政生戸川 望早大
(55)
VLD
13:45-14:10 高位合成によるアクセラレータ設計を対象としたサイクル数削減およびバッファサイズ最小化のためのデータ転送最適化手法 石川大輔瀬戸謙修東京都市大
11月30日(水) 午後  アナログ回路技術
座長: 土谷亮(京都大学)
13:20 - 15:00
(56)
ICD
13:20-13:45 不揮発マイコン向け高速・低電力アナログ・デジタル変換器の構成 〜 参照電圧不要な高速・低電力逐次比較型AD変換器 〜 玉越 晃夏井雅典羽生貴弘東北大
(57)
ICD
13:45-14:10 エネルギーハーベスティング向け完全集積可能な最低入力電圧100mVの昇圧電源回路 更田裕司大内真一松川 貴産総研
(58)
ICD
14:10-14:35 FPGAを用いた並列型確率的A/D変換器のシステム検証手法に関する研究 勇 正大松岡俊匡阪大
(59)
ICD
14:35-15:00 IoTデバイス向けReRAM書き込み電圧生成回路の低電圧化およびコンパレータ回路のバイアス電流最適化手法 鶴見洸太田中誠大竹内 健中大

講演時間
一般講演発表 20 分 + 質疑応答 5 分

問合先と今後の予定
VLD VLSI設計技術研究会(VLD)   [今後の予定はこちら]
問合先 福田 大輔(富士通研究所)
E-: d- 
お知らせ ◎VLD研究会ホームページもご覧下さい.
http://www.ieice.org/~vld/
CPM 電子部品・材料研究会(CPM)   [今後の予定はこちら]
問合先  
ICD 集積回路研究会(ICD)   [今後の予定はこちら]
問合先 吉田 毅 (広島大)
TEL 082-424-7643,FAX 082-424-7643
E-:tdsl-u 
IE 画像工学研究会(IE)   [今後の予定はこちら]
問合先 坂東 幸浩(NTT)
E-: ie-n2016 
CPSY コンピュータシステム研究会(CPSY)   [今後の予定はこちら]
問合先 三吉 貴史(富士通研)
TEL 044-754-2931, FAX 044-754-2672
E-:

最新情報はCPSY研究会WEBページをご覧ください。
http://www.ieice.or.jp/iss/cpsy/jpn/ 
DC ディペンダブルコンピューティング研究会(DC)   [今後の予定はこちら]
問合先 吉村 正義 (京都産業大学コンピュータ理工学部)
E-:cck- 
お知らせ ◎最新情報は,DC研究会ホームページを御覧下さい.
http://www.ieice.org/iss/dc/jpn/index.html
RECONF リコンフィギャラブルシステム研究会(RECONF)   [今後の予定はこちら]
問合先 広島市立大学大学院 情報科学研究科
谷川一哉
e-: -cu 
IPSJ-ARC システム・アーキテクチャ研究会(IPSJ-ARC)   [今後の予定はこちら]
問合先  
お知らせ ◎ARC研究会ホームページもご覧下さい.
http://sigarc.ipsj.or.jp/
IPSJ-SLDM システムとLSIの設計技術研究会(IPSJ-SLDM)   [今後の予定はこちら]
問合先 高島 康裕(北九州市大)
E sldm2015isenvk-u 
お知らせ ◎SLDM研究会ホームページもご覧下さい.
http://www.sig-sldm.org/


Last modified: 2016-11-28 11:08:04


ご注意: 迷惑メール対策のためメールアドレスの一部の文字を置換しております.ご了承ください.

[この開催に関する講演論文リストをダウンロードする] ※ こちらのページの最下にあるダウンロードボタンを押してください
 

[研究会資料(技術研究報告)の当日価格一覧] ※ 開催2週間前頃に掲載されます
 
[研究会発表・参加方法,FAQ] ※ ご一読ください
 
[研究会資料インデックス(vol. no.ごとの目次)]
 

[VLD研究会のスケジュールに戻る]   /   [CPM研究会のスケジュールに戻る]   /   [ICD研究会のスケジュールに戻る]   /   [IE研究会のスケジュールに戻る]   /   [CPSY研究会のスケジュールに戻る]   /   [DC研究会のスケジュールに戻る]   /   [RECONF研究会のスケジュールに戻る]   /   [IPSJ-ARC研究会のスケジュールに戻る]   /   [IPSJ-SLDM研究会のスケジュールに戻る]   /  
 
 トップ  戻る   前のVLD研究会 / 次のVLD研究会 [HTML] / [HTML(simple)] / [TEXT]  [Japanese] / [English] 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会