電子情報通信学会 研究会発表申込システム
研究会 開催プログラム
技報閲覧サービス
技報オンライン
‥‥ (ESS/通ソ/エレソ/ISS)
技報アーカイブ
‥‥ (エレソ)
 トップ  戻る   前のVLD研究会 / 次のVLD研究会 [HTML] / [HTML(simple)] / [TEXT]  [Japanese] / [English] 


VLSI設計技術研究会(VLD) [schedule] [select]
専門委員長 竹中 崇 (NEC)
副委員長 越智 裕之 (立命館大)
幹事 福田 大輔 (富士通研), 永山 忍 (広島市大)
幹事補佐 Parizy Matthieu (富士通研)

日時 2017年 3月 1日(水) 14:00 - 16:45
2017年 3月 2日(木) 09:00 - 16:40
2017年 3月 3日(金) 09:00 - 14:15
議題 システムオンシリコンを支える設計技術 
会場名 沖縄県青年会館 
住所 〒900-0033 沖縄県那覇市久米2-15-23
交通案内 モノレール 旭橋駅下車(料金230円)徒歩5分
http://www.okiseikan.or.jp/user.php?CMD=1154016000000
会場世話人
連絡先
琉球大学 工学部 電気電子工学科 島袋勝彦
他の共催 ◆IEEE CEDA All Japan Joint Chapter 協賛
お知らせ ◎懇親会:
日時:3月2日(木) 17:30~20:30
会場:沖縄家庭料理と泡盛 「もぅあしび~」
https://r.gnavi.co.jp/f603800/
会費:一般:4,000円,学生:3,000円
申込み先:vld-201703-party
参加申込み期限:2月22日(水)

3月1日(水) 午後  低消費電力
座長: 斎藤寛(会津大)
14:00 - 15:15
(1) 14:00-14:25 不揮発性キャッシュの細粒度パワーゲーティングとMTJ記憶領域の動的選択制御 榎戸将太宇佐美公良芝浦工大
(2) 14:25-14:50 ストア/リストア分離型不揮発性フリップフロップにおけるパワーゲーティング技術の有効性評価 工藤 優宇佐美公良芝浦工大
(3) 14:50-15:15 歩留まり改善を考慮した電力削減のための製造後遅延調整手法 増子 駿小平行秀会津大
  15:15-15:30 休憩 ( 15分 )
3月1日(水) 午後  回路設計
座長: パリジ・マチュー(富士通研)
15:30 - 16:45
(4) 15:30-15:55 High accuracy 8*8 approximate multiplier based on OR operation Yi GuoHeming SunCanran JinShinji KimuraWaseda Univ.
(5) 15:55-16:20 ニューラルネットワークにもとづく概算回路設計手法 川村一志柳澤政生戸川 望早大
(6) 16:20-16:45 同期式RTLモデルから非同期式RTLモデルへの変換ツールの実装 仙波翔吾齋藤 寛会津大
3月2日(木) 午前  セキュリティ・信頼性
座長: 佐藤真平(東工大)
09:00 - 10:15
(7) 09:00-09:25 ネットワーク侵入検知のためのスクリーニング回路に対する最適スクリーニングパターン生成について 橋本智明永山 忍稲木雅人若林真一広島市大
(8) 09:25-09:50 FiCC:高集積向け耐クロストークノイズメタルフリンジキャパシタ 宮川尚之木村知也越智裕之立命館大
(9) 09:50-10:15 ウエハスケールマスクROMの階層的データ読み出し回路の高信頼化 横山高明越智裕之立命館大
  10:15-10:30 休憩 ( 15分 )
3月2日(木) 午後  物理レイアウト
座長: 石田勉(富士通研)
10:30 - 12:10
(10) 10:30-10:55 TPLのための半正定値計画緩和に基づくレイアウト分割手法のポリゴン集合クラスタリングによる高速化 半田昌平佐藤真平高橋篤司東工大
(11) 10:55-11:20 LSIマスクパターンに対する近似文字列照合に基づくホットスポット検出手法の高速化 玉川宗磨稲木雅人永山 忍若林真一広島市大
(12) 11:20-11:45 LELEダブルパターニングにおけるFMアルゴリズムを用いた効率的なパターン局所修正手法 尾頭 篤佐藤真平高橋篤司東工大
(13) 11:45-12:10 単層プリント基板における目標等長配線を実現するための部分配線修正手法 杉原 舜佐藤真平高橋篤司東工大
  12:10-13:30 昼食 ( 80分 )
3月2日(木) 午後  招待講演 DAC 2016
座長: 永山忍(広島市立大)
13:30 - 14:45
(14) 13:30-13:55 [招待講演]CPU-FPGA密結合アーキテクチャを用いたIoTアプリケーションの高速化手法 小林悠記渡邊義和柴田誠也竹中 崇細見岳生中村祐一NEC
(15) 13:55-14:20 [招待講演]IPタイミング制約の組み上げチャレンジ ~ SoCタイミング制約の自動生成について ~ 中江達哉椎原一郎ソシオネクスト
(16) 14:20-14:45 [招待講演]Line samplingを用いたモンテカルロ法に基づくタイミング歩留り解析の高速化 粟野皓光東大)・佐藤高史京大
  14:45-15:00 休憩 ( 15分 )
3月2日(木) 午後  タイミング
座長: 越智裕之(立命館大)
15:00 - 16:40
(17) 15:00-15:25 マルチ・ドメイン・スキュー割り当てを考慮した資源割り当てとドメイン分割 李 暁光金子峰雄北陸先端大
(18) 15:25-15:50 回路動作温度範囲に対する最適スキュー温度特性 曽我 慎金子峰雄北陸先端大
(19) 15:50-16:15 スキュー調整を考慮した高位合成のMILP定式化 志村甲斐金子峰雄北陸先端大
(20) 16:15-16:40 最大値分布を求めるための共分散計算の一手法 東 大貴築山修治中大)・福井正博立命館大)・神戸尚志近畿大
  - 懇親会
3月3日(金) 午前  電池・電力
座長: 松永裕介(九州大)
09:00 - 10:15
(21) 09:00-09:25 演算の移動度に基づいた束データ方式による非同期式回路の電力最適化手法の評価 保坂隼也齋藤 寛会津大
(22) 09:25-09:50 IoT機器向け一次電池高精度残量推定システムの開発 塩浦裕文吉田直樹林 磊福井正博立命館大
(23) 09:50-10:15 モデルベース設計を用いた電気自動車用蓄電池最適運用システムの開発 阿部智貴上野 僚林 磊福井正博立命館大
  10:15-10:30 休憩 ( 15分 )
3月3日(金) 午後  回路設計・実装
座長: 竹中崇(NEC)
10:30 - 11:45
(24) 10:30-10:55 小型液晶ディスプレイ駆動回路用nMOSダイナミックシフトレジスタの設計手法 康 榮太築山修治比嘉晋士中大
(25) 10:55-11:20 高速光通信向けFECの集積回路実装検討 平野 進久保和夫吉田英夫石井健二杉原堅也杉原隆嗣宮野鼻晃士苗崎浩秀峯岸孝行三菱電機
(26) 11:20-11:45 シミュレーテッド・アニーリングを利用した並列プレフィックス加算器の構成 本 敬之金子峰雄北陸先端大
  11:45-13:00 昼食 ( 75分 )
3月3日(金) 午後  信頼性
座長: 峯岸孝行(三菱電機)
13:00 - 14:15
(27) 13:00-13:25 エラートレラントアプリケーションのための論理回路の許容関数を用いた簡単化手法について 岩崎真弥市原英行岩垣 剛井上智生広島市大
(28) 13:25-13:50 コンポーネント間近接制約に基づいた混合誤り訂正機構と回路面積評価 呉 政訓金子峰雄北陸先端大
(29) 13:50-14:15 ストカスティック反復による積和演算アーキテクチャ 杉野達美市原英行岩垣 剛井上智生広島市大

講演時間
一般講演発表 20 分 + 質疑応答 5 分

問合先と今後の予定
VLD VLSI設計技術研究会(VLD)   [今後の予定はこちら]
問合先 福田 大輔(富士通研究所)
E-: d- 
お知らせ ◎VLD研究会ホームページもご覧下さい.
http://www.ieice.org/~vld/


Last modified: 2017-02-06 13:34:30


ご注意: 迷惑メール対策のためメールアドレスの一部の文字を置換しております.ご了承ください.

[この開催に関する講演論文リストをダウンロードする] ※ こちらのページの最下にあるダウンロードボタンを押してください
 

[研究会資料(技術研究報告)の当日価格一覧] ※ 開催2週間前頃に掲載されます
 
[研究会発表・参加方法,FAQ] ※ ご一読ください
 
[研究会資料インデックス(vol. no.ごとの表紙と目次)]
 

[VLD研究会のスケジュールに戻る]   /  
 
 トップ  戻る   前のVLD研究会 / 次のVLD研究会 [HTML] / [HTML(simple)] / [TEXT]  [Japanese] / [English] 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会