お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2018-03-01 13:00
一般同期回路における遅延挿入に対するグラフ縮小技法の評価
新井祐樹築山修治中大VLD2017-110
抄録 (和) 一般同期回路では,最小遅延を持つ経路上に適切な遅延を挿入することにより,クロックの動作周期をクリティカル遅延より小さくすることができる.昨今では,製造した回路の遅延がばらつくことを想定しておかねばならないため,統計的な遅延挿入手法を構築するには,統計演算が単純であるような技法が必要となる.本文では,グラフ削減技法を用いた遅延挿入手法を評価する.この技法は,統計静的遅延解析手法と同様,加算と最大値演算しか用いていない. 
(英) In general-synchronous framework, the clock signal is distributed to each register in optimal individual timing, so that the clock period can be less than the critical delay of a combinatorial circuit. In order to achieve the minimum clock period, we must increase the shortest delay of a combinatorial circuit optimally. This technique is called delay insertion and several papers have been published. However, due to the process variability, delay values may vary chip-by-chip, and hence we must consider delay insertion in a sort of statistical manner. In such a statistical design approach, if delay insertion techniques are complicated, it may be hard to devise a statistical delay insertion algorithm. Therefore, in this paper, we propose a simple heuristic method for delay insertion and evaluate its performance. This method repeats a graph reduction technique, and operations used in the technique are addition and maximum only, similar to statistical static timing analysis.
キーワード (和) グラフ縮小技法 / 最小クロック周期 / 遅延挿入 / 一般同期回路 / 性能評価 / / /  
(英) graph reduction technique / minimum clock period / delay insertion / general-synchronous circuit / performance evaluation / / /  
文献情報 信学技報, vol. 117, no. 455, VLD2017-110, pp. 127-132, 2018年2月.
資料番号 VLD2017-110 
発行日 2018-02-21 (VLD) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード VLD2017-110

研究会情報
研究会 VLD HWS  
開催期間 2018-02-28 - 2018-03-02 
開催地(和) 沖縄県青年会館 
開催地(英) Okinawa Seinen Kaikan 
テーマ(和) システムオンシリコンを支える設計技術 
テーマ(英)  
講演論文情報の詳細
申込み研究会 VLD 
会議コード 2018-02-VLD-HWS 
本文の言語 日本語 
タイトル(和) 一般同期回路における遅延挿入に対するグラフ縮小技法の評価 
サブタイトル(和)  
タイトル(英) An Evaluation of Graph Reduction Technique for Delay Insertion of General-Synchronous Circuit 
サブタイトル(英)  
キーワード(1)(和/英) グラフ縮小技法 / graph reduction technique  
キーワード(2)(和/英) 最小クロック周期 / minimum clock period  
キーワード(3)(和/英) 遅延挿入 / delay insertion  
キーワード(4)(和/英) 一般同期回路 / general-synchronous circuit  
キーワード(5)(和/英) 性能評価 / performance evaluation  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 新井 祐樹 / Yuki Arai / アライ ユウキ
第1著者 所属(和/英) 中央大学 (略称: 中大)
Chuo University (略称: Chuo Univ.)
第2著者 氏名(和/英/ヨミ) 築山 修治 / Shuji Tsukiyama / ツキヤマ シュウジ
第2著者 所属(和/英) 中央大学 (略称: 中大)
Chuo University (略称: Chuo Univ.)
第3著者 氏名(和/英/ヨミ) / /
第3著者 所属(和/英) (略称: )
(略称: )
第4著者 氏名(和/英/ヨミ) / /
第4著者 所属(和/英) (略称: )
(略称: )
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2018-03-01 13:00:00 
発表時間 25分 
申込先研究会 VLD 
資料番号 VLD2017-110 
巻番号(vol) vol.117 
号番号(no) no.455 
ページ範囲 pp.127-132 
ページ数
発行日 2018-02-21 (VLD) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会