お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2017-11-06 15:20
ツインタワー用共有メモリチップの開発
寺嶋爽花小島拓也奥原 颯松下悠亮安藤尚輝慶大)・並木美太郎東京農工大)・天野英晴慶大VLD2017-34 DC2017-40
抄録 (和) ビルディングブロック型計算システムにおいて,誘導結合チップ間無線結合インタフェース
TCIを用いて2つのチップ積層間に共有メモリを実現するSMTT(Shared Memory for Twin Tower)
チップを開発した.SMTTをこの積層ブロック間の橋として配置することで、ツインタワーのような一つのSiPを実装することが可能である.本稿ではSMTTによるツインタワーアーキテクチャと共有メモリによるアプリケーションの並列化について述べる.シミュレーションの結果,ツインタワー型のシステムでは従来のビルディングブロック型計算システムと比べて,約35%の性能の向上が得られることが分かった. 
(英) A shared memory chip for the building-block computing system using ThruChip Interface (TCI) is developed and evaluated.The implemented memory chip can connect two blocks of 3-D stacked chip blocks via TCI.Hence, using it as a bridge between these two blocks, a new 3-D integration System in a Package (SiP) which has twin-towers of chips can be realized.
In this report, we reveal an architecture of the twin-tower for a SiP and evaluate its performance improvement.In our evaluation, the twin-tower system can improve 35% of system performance when compared to the conventional building-block computing system.
キーワード (和) ビルディングブロック型計算システム / TCI / 共有メモリ / / / / /  
(英) Building Block Computation System / TCI / Shared memory / / / / /  
文献情報 信学技報, vol. 117, no. 273, VLD2017-34, pp. 43-48, 2017年11月.
資料番号 VLD2017-34 
発行日 2017-10-30 (VLD, DC) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード VLD2017-34 DC2017-40

研究会情報
研究会 VLD DC CPSY RECONF CPM ICD IE IPSJ-SLDM 
開催期間 2017-11-06 - 2017-11-08 
開催地(和) くまもと県民交流館パレア 
開催地(英) Kumamoto-Kenminkouryukan Parea 
テーマ(和) デザインガイア2017 -VLSI設計の新しい大地- 
テーマ(英) Design Gaia 2017 -New Field of VLSI Design- 
講演論文情報の詳細
申込み研究会 VLD 
会議コード 2017-11-VLD-DC-CPSY-RECONF-CPM-ICD-IE-SLDM-EMB-ARC 
本文の言語 日本語 
タイトル(和) ツインタワー用共有メモリチップの開発 
サブタイトル(和)  
タイトル(英) A shared memory chip for twin-tower of chips 
サブタイトル(英)  
キーワード(1)(和/英) ビルディングブロック型計算システム / Building Block Computation System  
キーワード(2)(和/英) TCI / TCI  
キーワード(3)(和/英) 共有メモリ / Shared memory  
キーワード(4)(和/英) /  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 寺嶋 爽花 / Sayaka Terashima / テラシマ サヤカ
第1著者 所属(和/英) 慶應義塾大学 (略称: 慶大)
Keio University (略称: Keio Univ.)
第2著者 氏名(和/英/ヨミ) 小島 拓也 / Takuya Kojima / コジマ タクヤ
第2著者 所属(和/英) 慶應義塾大学 (略称: 慶大)
Keio University (略称: Keio Univ.)
第3著者 氏名(和/英/ヨミ) 奥原 颯 / Hayate Okuhara / オクハラ ハヤテ
第3著者 所属(和/英) 慶應義塾大学 (略称: 慶大)
Keio University (略称: Keio Univ.)
第4著者 氏名(和/英/ヨミ) 松下 悠亮 / Yusuke Matsushita / マツシタ ユウスケ
第4著者 所属(和/英) 慶應義塾大学 (略称: 慶大)
Keio University (略称: Keio Univ.)
第5著者 氏名(和/英/ヨミ) 安藤 尚輝 / Naoki Ando / アンドウ ナオキ
第5著者 所属(和/英) 慶應義塾大学 (略称: 慶大)
Keio University (略称: Keio Univ.)
第6著者 氏名(和/英/ヨミ) 並木 美太郎 / Mitaro Namiki / ナミキ ミタロウ
第6著者 所属(和/英) 東京農工大学 (略称: 東京農工大)
Tokyo University of Agriculture and Technology (略称: Tokyo Univ. of Agriculture and Tech.)
第7著者 氏名(和/英/ヨミ) 天野 英晴 / Hideharu Amano / アマノ ヒデハル
第7著者 所属(和/英) 慶應義塾大学 (略称: 慶大)
Keio University (略称: Keio Univ.)
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2017-11-06 15:20:00 
発表時間 25分 
申込先研究会 VLD 
資料番号 VLD2017-34, DC2017-40 
巻番号(vol) vol.117 
号番号(no) no.273(VLD), no.274(DC) 
ページ範囲 pp.43-48 
ページ数
発行日 2017-10-30 (VLD, DC) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会