講演抄録/キーワード |
講演名 |
2017-11-06 15:20
ツインタワー用共有メモリチップの開発 ○寺嶋爽花・小島拓也・奥原 颯・松下悠亮・安藤尚輝(慶大)・並木美太郎(東京農工大)・天野英晴(慶大) VLD2017-34 DC2017-40 |
抄録 |
(和) |
ビルディングブロック型計算システムにおいて,誘導結合チップ間無線結合インタフェース
TCIを用いて2つのチップ積層間に共有メモリを実現するSMTT(Shared Memory for Twin Tower)
チップを開発した.SMTTをこの積層ブロック間の橋として配置することで、ツインタワーのような一つのSiPを実装することが可能である.本稿ではSMTTによるツインタワーアーキテクチャと共有メモリによるアプリケーションの並列化について述べる.シミュレーションの結果,ツインタワー型のシステムでは従来のビルディングブロック型計算システムと比べて,約35%の性能の向上が得られることが分かった. |
(英) |
A shared memory chip for the building-block computing system using ThruChip Interface (TCI) is developed and evaluated.The implemented memory chip can connect two blocks of 3-D stacked chip blocks via TCI.Hence, using it as a bridge between these two blocks, a new 3-D integration System in a Package (SiP) which has twin-towers of chips can be realized.
In this report, we reveal an architecture of the twin-tower for a SiP and evaluate its performance improvement.In our evaluation, the twin-tower system can improve 35% of system performance when compared to the conventional building-block computing system. |
キーワード |
(和) |
ビルディングブロック型計算システム / TCI / 共有メモリ / / / / / |
(英) |
Building Block Computation System / TCI / Shared memory / / / / / |
文献情報 |
信学技報, vol. 117, no. 273, VLD2017-34, pp. 43-48, 2017年11月. |
資料番号 |
VLD2017-34 |
発行日 |
2017-10-30 (VLD, DC) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
VLD2017-34 DC2017-40 |