講演抄録/キーワード |
講演名 |
2017-11-06 15:20
コントローラ拡大を用いたレジスタ転送レベルにおけるテストパターン数削減のためのハードウェア要素のテストレジスタ割当て法 ○武田 俊・細川利典・山崎紘史(日大)・吉村正義(京都産大) VLD2017-37 DC2017-43 |
抄録 |
(和) |
近年, VLSIのテストコスト増大に伴い,DFT設計を用いたテストパターン数削減手法が重要視されている.特に, VLSIの設計フローとの適合性とDFT適用箇所の探索時間の削減のために,レジスタ転送レベルでのDFT法が要求されている.本論文ではスキャンテストにおいて,可能な限り少数個のテストパターンでハードウェア要素の並列テストを可能にするための,レジスタ転送レベルテスト容易化設計法を提案する.提案手法はコントローラ拡大を用いて効率的なハードウェア要素の並列テストを可能とすることで,テスト圧縮の効率を高める.高位レベルのベンチマーク回路の実験結果は平均7.12%の面積オーバーヘッドでテストパターン数を平均33.47%削減したことを示す. |
(英) |
Recently, it is very important to reduce the number of test patterns by using design-for-testability (DFT) with the increase in test costs for very large scale integrated circuits (VLSI). Especially DFT methods to reduce the number of test patterns at register transfer level (RTL) are required for the adaptability of traditional VLSI design flows and the reduction of time to search DFT locations. In this paper, we propose a DFT method at RTL to enable hardware elements to be concurrently tested with as small number of test patterns as possible in scan testing. The proposed method enhances the effectiveness of test compaction by enable efficient concurrent testing for hardware elements based on controller augmentation. Experimental results on high-level benchmark circuits show that our proposed method reduced the number of test patterns by 33.47% with 7.12 % area overhead on average. |
キーワード |
(和) |
テストレジスタ割当て / テスト容易化設計 / コントローラ拡大 / 無効テスト状態 / テストスケジューリング / / / |
(英) |
test register assignment / design for testability / controller augmentation / invalid test states / test scheduling / / / |
文献情報 |
信学技報, vol. 117, no. 274, DC2017-43, pp. 61-66, 2017年11月. |
資料番号 |
DC2017-43 |
発行日 |
2017-10-30 (VLD, DC) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
VLD2017-37 DC2017-43 |