講演抄録/キーワード |
講演名 |
2017-04-21 09:15
モバイルフロントホールにおける低遅延レイヤ2スイッチアーキテクチャの検討 ○西村和人・北田敦史・廣田正樹・朝永 博(富士通研) CS2017-8 |
抄録 |
(和) |
第五世代移動通信システム(5G)では、ネットワークの効率的な利用のため、モバイルフロントホール(MFH)のレイヤ2ネットワークへの統合が検討されている。しかし、MFHトラヒックは遅延にセンシティブなため、パケットネットワークにおいて低遅延を実現できるIEEE802.1-Time Sensitive Networking(TSN)などの技術が注目されている。本発表では、TSNの一つであるIEEE802.1Qbv方式(Time Aware Shaper:TAS)に着目し、同方式の運用上の課題を解決する自律TAS方式を提案し、シミュレーションによる評価を行う。 |
(英) |
In 5th Generation mobile communication, it is considered that Mobile Front Haul (MFH) network is integrated to Layer 2 network because of network efficiency. However, in such a network, MFH traffic may be influenced by other traffic in point of delay. As MFH traffic is delay-sensitive, IEEE802.1-Time Sensitive Networking (TSN) is paid attention because it may achieve low latency communication in packet network. In this paper, we focus on IEEE802.1Qbv (Time Aware Shaper : TAS) which is one of the queueing architecture of TSN. We propose the autonomous TAS method which could solve the operational problem, and evaluate efficiency by using network simulation. |
キーワード |
(和) |
モバイルフロントホール / 低遅延 / レイヤ2スイッチ / IEEE802.1TSN / IEEE802.1Qbv / / / |
(英) |
Mobile Front Haul / Low-latency / Layer 2 switch / IEEE802.1 TSN / IEEE802.1Qbv / / / |
文献情報 |
信学技報, vol. 117, no. 4, CS2017-8, pp. 37-42, 2017年4月. |
資料番号 |
CS2017-8 |
発行日 |
2017-04-13 (CS) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
CS2017-8 |
研究会情報 |
研究会 |
CS CQ |
開催期間 |
2017-04-20 - 2017-04-21 |
開催地(和) |
千歳科学技術大学 |
開催地(英) |
Chitose Institute of Science and Technology |
テーマ(和) |
ネットワークサービス,サービス品質,SDN(Software-Defined Networking),NFV(Network Functions Virtualization),ネットワーク仮想化,クラウド,コンテンツ配信,一般 |
テーマ(英) |
Network Serice, Service Quality, SDN (Software-Defined Networking), NFV (Network Functions. Virtualization), Network Virtualization, Cloud, Contents Delivery, etc |
講演論文情報の詳細 |
申込み研究会 |
CS |
会議コード |
2017-04-CS-CQ |
本文の言語 |
日本語 |
タイトル(和) |
モバイルフロントホールにおける低遅延レイヤ2スイッチアーキテクチャの検討 |
サブタイトル(和) |
|
タイトル(英) |
Study of low-latency layer 2 switch architecture for mobile front haul |
サブタイトル(英) |
|
キーワード(1)(和/英) |
モバイルフロントホール / Mobile Front Haul |
キーワード(2)(和/英) |
低遅延 / Low-latency |
キーワード(3)(和/英) |
レイヤ2スイッチ / Layer 2 switch |
キーワード(4)(和/英) |
IEEE802.1TSN / IEEE802.1 TSN |
キーワード(5)(和/英) |
IEEE802.1Qbv / IEEE802.1Qbv |
キーワード(6)(和/英) |
/ |
キーワード(7)(和/英) |
/ |
キーワード(8)(和/英) |
/ |
第1著者 氏名(和/英/ヨミ) |
西村 和人 / Kazuto Nishimura / ニシムラ カズト |
第1著者 所属(和/英) |
株式会社富士通研究所 (略称: 富士通研)
Fujitsu Laboratories (略称: FLAB) |
第2著者 氏名(和/英/ヨミ) |
北田 敦史 / Atsushi Kitada / キタダ アツシ |
第2著者 所属(和/英) |
株式会社富士通研究所 (略称: 富士通研)
Fujitsu Laboratories (略称: FLAB) |
第3著者 氏名(和/英/ヨミ) |
廣田 正樹 / Masaki Hirota / ヒロタ マサキ |
第3著者 所属(和/英) |
株式会社富士通研究所 (略称: 富士通研)
Fujitsu Laboratories (略称: FLAB) |
第4著者 氏名(和/英/ヨミ) |
朝永 博 / Hiroshi Tomonaga / トモナガ ヒロシ |
第4著者 所属(和/英) |
株式会社富士通研究所 (略称: 富士通研)
Fujitsu Laboratories (略称: FLAB) |
第5著者 氏名(和/英/ヨミ) |
/ / |
第5著者 所属(和/英) |
(略称: )
(略称: ) |
第6著者 氏名(和/英/ヨミ) |
/ / |
第6著者 所属(和/英) |
(略称: )
(略称: ) |
第7著者 氏名(和/英/ヨミ) |
/ / |
第7著者 所属(和/英) |
(略称: )
(略称: ) |
第8著者 氏名(和/英/ヨミ) |
/ / |
第8著者 所属(和/英) |
(略称: )
(略称: ) |
第9著者 氏名(和/英/ヨミ) |
/ / |
第9著者 所属(和/英) |
(略称: )
(略称: ) |
第10著者 氏名(和/英/ヨミ) |
/ / |
第10著者 所属(和/英) |
(略称: )
(略称: ) |
第11著者 氏名(和/英/ヨミ) |
/ / |
第11著者 所属(和/英) |
(略称: )
(略称: ) |
第12著者 氏名(和/英/ヨミ) |
/ / |
第12著者 所属(和/英) |
(略称: )
(略称: ) |
第13著者 氏名(和/英/ヨミ) |
/ / |
第13著者 所属(和/英) |
(略称: )
(略称: ) |
第14著者 氏名(和/英/ヨミ) |
/ / |
第14著者 所属(和/英) |
(略称: )
(略称: ) |
第15著者 氏名(和/英/ヨミ) |
/ / |
第15著者 所属(和/英) |
(略称: )
(略称: ) |
第16著者 氏名(和/英/ヨミ) |
/ / |
第16著者 所属(和/英) |
(略称: )
(略称: ) |
第17著者 氏名(和/英/ヨミ) |
/ / |
第17著者 所属(和/英) |
(略称: )
(略称: ) |
第18著者 氏名(和/英/ヨミ) |
/ / |
第18著者 所属(和/英) |
(略称: )
(略称: ) |
第19著者 氏名(和/英/ヨミ) |
/ / |
第19著者 所属(和/英) |
(略称: )
(略称: ) |
第20著者 氏名(和/英/ヨミ) |
/ / |
第20著者 所属(和/英) |
(略称: )
(略称: ) |
講演者 |
第1著者 |
発表日時 |
2017-04-21 09:15:00 |
発表時間 |
25分 |
申込先研究会 |
CS |
資料番号 |
CS2017-8 |
巻番号(vol) |
vol.117 |
号番号(no) |
no.4 |
ページ範囲 |
pp.37-42 |
ページ数 |
6 |
発行日 |
2017-04-13 (CS) |